添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符T型号页 > 首字符T的型号第769页 > TLV2464A-Q1 > TLV2464A-Q1 PDF资料 > TLV2464A-Q1 PDF资料1第24页
SGLS008B - 2003年3月 - 修订2004年5月
TLV2460A Q1 , TLV2461A Q1 , TLV2462A Q1 , TLV2463A Q1 , TLV2464A Q1
系列低功耗轨至轨输入/输出
具有关断运算放大器
应用信息
关机功能
该TLV246x系列( TLV2460 / 3/5 )的三名成员具有节省电池寿命处于关机终端
便携式应用。当关闭终端接低电平时,电源电流降至0.3
μA /通道,
放大器被禁用,并且其输出被置于高阻抗状态。为了使功放,
关闭终端既可以悬空或者拉高。当关闭端子悬空,护理
应注意,以确保在关闭终端寄生漏电流不会意外地把
运算放大器进入关断。关闭终端阈总是参考V
DD
/2.
因此,与分割的电源电压工作的设备时(例如
±
2.5 V)时,关闭终端需要
被拉至V
DD
- (不接地)以禁用运算放大器。
放大器的输出与一个关断脉冲示于图22 ,23,24 ,和25,该放大器是有源
用单5V电源,并配置为与5放大器turnon增益同相配置
和关断时间是从50 %点处的关断脉冲的输出的50%的点处测量
波形。本次为单,双和四中列出的数据表。
电路布局的注意事项
要实现的TLV246x高性能的水平,遵循适当的印刷电路板设计技术。
一般一套准则给出了以下几点。
D
接地层 - 强烈建议在地平面上使用主板提供的所有
部件具有低电感接地连接。但是,在放大器输入端的区域和
输出,接地平面可以除去,以减少杂散电容。
D
适当的电源去耦 - 使用6.8 μF的钽电容并联一个0.1μF的陶瓷
电容器每个电源端子上。它可以是能够共享在几个放大器的钽
根据不同的应用,但是一个0.1μF的陶瓷电容应该总是在电源端上使用
每个放大器。此外, 0.1 μF电容应尽量靠近,以供应
终奌站。作为该距离的增大,在所述连接迹线的电感,使电容器少
有效的。设计师应该努力为电力设备之间的低于0.1英寸距离
端子和陶瓷电容器。
D
插座 - 插座可以使用,但不建议使用。在插座管脚的附加引线电感
往往会导致稳定性问题。表面安装型封装,直接焊接到印刷电路板
是最好的实现。
D
较短的线路运行/紧凑一部分存款 - 最佳高性能的实现时,杂散系列
电感已经被最小化。为了实现这一点,该电路的布局应尽可能紧凑,
从而最大限度地减少所有跟踪运行的长度。特别要注意对反相输入端
该放大器。其长度应保持尽可能的短。这将有助于减少在杂散电容
该放大器的输入端。
D
表面贴装无源器件 - 采用表面贴装无源器件,推荐用于高
性能的放大器电路有以下几个原因。首先,由于极低的引线电感,
表面安装元件,具有杂散串联电感的问题大大减少。第二,小
表面贴装元件的尺寸自然会导致一个更紧凑的布局,从而最大限度地降低这两个流浪
电感和电容。如果导线的元件的使用,因此建议引线的长度是
保持尽可能地短。
24
邮政信箱655303
达拉斯,德克萨斯州75265

深圳市碧威特网络技术有限公司