
科通
哈
公司
附录A : VAD建议
对于使用PLL模拟电源滤波器
对于内部PLL模拟电源
( Vad变化)理想地来自一个模拟电源
具有< -3dB的低通滤波器特性
1KHz的,和&lt; -70dB的吸收带。实际
元件的选择将限制-3dB点
良好的电路板布局,以实现良好的关键
频率的吸收。的R-C或R- L-C滤波器可以是
使用时,用“ C”被多个组成
设备实现了宽频谱的噪音
吸收。
对于直流原因,该过滤器的串联电阻
应该是有限的。应该有相当
横跨在电阻小于5%的电压降
最坏的情况下。高品质的电感器系列
应该用一个串联电阻,以防止被使用
高增益串联谐振器被创建。
对于低频截止的电解
电容应在滤波器设计中使用。该
过滤器也需要维持其衰减到高
频率(例如: > 100兆赫) ,所以附加的非
电解电容应同时补充说。
高频电容(S )的所有引线应
尽量短。这包括板线,过孔,
和组件引出,并在组件内
包(所以慎重选择的组件) 。板
周围的高频电容的布局和
从那里到焊盘的路径是重要的。这是至关重要的
该安静地和电源都像对待
模拟信号。
功率( VAD)的路径必须是一个跟踪
从IC封装引脚连接到高频
电容,然后向低频电容
然后通过一系列的元件(例如电阻器),则向
板电源( VDD) 。从IC引脚的距离
高频上限应尽可能的短
可能。
的地(AGND )路径应该是从IC
针对高频电容,低
频率的电容,与所述距离是非常
短暂。 PLL具有使直流接地
在芯片上,所以外部GND引脚不得
连接到印刷电路板接地,但只到功率
电源滤波器。电源线和地线应
运行密切和平行尽可能与大
相邻走线之间的间距。这将有助于
最小化噪声,特别是非共模噪声
由高的电源回路
高频电容, VAD和GND走线的集成电路,
与IC本身必须设计成能保持区域和
阻抗为最小。布局板
使总的模拟电源电路要小
短和相邻的导线迹线。没有多余的
连接应使板电源平面;
仅如上述连接。
护理应以分量行使
选择,以保证不存在任何谐振
吸收或共振非吸收各地
衰减频率范围,。这意味着
该系列元件要么是一个电阻器或一个非常
可怜的(即电阻)电感。对于一系列元件
具有高阻抗(例如100欧姆),则
电解通常选择作为最大
这符合钽电容可用
合理的电路板上(例如25uF ) 。类似地,
其他电容器通常是高的最大值
高频电容在小封装
(例如100nF的) 。
例如示意图
该示意图表示两者的一个例子
的电路和设备布置。实际
分量值可以是不同的。
图A1 :
例如外部电路组件配置
100
VDD
25F
VAD
100nF
板
芯片
AGND
第58页58
科通通信有限公司的子公司
PS4524_0204