
PEB 20550
PEF 20550
概观
1.3
引脚定义和功能
μ-处理器
接口
PIN号
6
符号
CSE
输入(I)
功能
输出( O)
I
片选EPIC - 1 ;
活性低。这个A线"low"
选择所有寄存器(不含SACCO-
寄存器),用于读/写操作。
片选SACCO ;
活性低。关于这方面的一个"low"
行选择SACCO -寄存器读/写
操作。
写,
低电平有效,西门子/英特尔总线模式。
当"low" ,表示写操作。
读/写,
Motorola总线模式。
当"high"有效
μP访问
标识读
操作, "low"当它确定了写访问。
阅读,
低电平有效,西门子/英特尔总线模式。
当"low"指示读出操作。
数据选通,
Motorola总线模式。
上升沿标志着一个读取或写入结束
操作。
地址/数据总线;
复用总线模式。
需要从地址
μP系统
对
ELIC之间的数据
P
和ELIC 。
数据总线;
解复用总线模式。
之间传输数据
P
和ELIC 。
当驾驶数据的引脚具有推挽
特征,否则它们在状态
高阻抗。
地址锁存使能
ALE控制芯片上的地址锁存器中
复用总线模式。当ALE为"high"时,
锁存器是透明的。下降沿锁存
当前地址。在第一个读/写访问
复位后ALE进行评估,以选择公交车
模式。
7
CSS
I
8
WR ,
读/写
I
9
RD , DS
I
12
13
14
15
16
17
18
19
10
AD0 , D0
AD1 , D1
AD2 , D2
AD3 , D3
AD4 , D4
AD5 , D5
AD6 , D6
AD7 , D7
ALE
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I
半导体集团
16
01.96