添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符W型号页 > 首字符W的型号第0页 > WM8199CDR > WM8199CDR PDF资料 > WM8199CDR PDF资料1第25页
WM8199
注册地图
生产数据
下表描述了每个在表5所示的控制位的功能。
注册
格局
注册1
NO
0
姓名(或名称)
EN
默认
1
描述
当SELPD = 1 ,该位没有任何效果。
当SELPD = 0该位控制着全球掉电:
0 =完全关断, 1 =完全激活。
选择相关双采样模式: 0 =单端模式下,
1 = CDS模式。
单色/彩色选择: 0 =颜色, 1 =黑白操作。
选择性断电: 0 =无单独控制,
1 =单独的块可被禁用(由SELDIS控制[3: 0])。
偏移PGA输出以优化ADC范围不同极性的传感器
输出信号。零差分PGA输入信号给出:
00 =零点输出
(用于双极视频)
01 =零点输出
6
格局
注册2
1:0
MODE4
MUXOP [1 :0]的
0
0
10 =满量程输出正
(用于负向视频)
11 =满量程输出负
(用于正向视频)
1
2
3
5:4
CDS
单声道
SELPD
PGAFS [1 :0]的
1
0
0
00
在模式4需要运行时: 0 =其他模式, 1 = MODE 4 。
确定输出数据的格式。
00 = 8位复用
01 = 8位复用( 8 + 8比特)
10 = 8位复用模式( 8 + 8位)
11 = 4位的复用方式(4 + 4 + 4 + 4位)
2
INVOP
0
数字反转输出数据的极性。
0 =负向视频提供了负向产出,
1 =负向视频提供了正向输出数据。
当设置关机的RLCDAC ,改变其输出为Hi -Z ,让
VRLC / VBIAS被外部驱动。
设置RLCDAC的输出范围。
0 = RLCDAC范围是从0至AVDD (约)
1 = RLCDAC范围为0 VRT (约) 。
设置在ADC时钟周期输出延迟。
除了在模式3 1 ADC时钟周期= 2 MCLK周期,其中1 ADC时钟
周期= 3 MCLK周期。
00 =最小延迟
01 =延迟一个ADC时钟
10 =延迟两个ADC时钟周期
11 =延迟了三个ADC时钟周期
3
5
VRLCEXT
RLCDACRNG
0
1
7:6
DEL [1 :0]的
00
格局
寄存器3
3:0
RLCV [3 :0]的
1111
控制RLCDAC驾驶VRLC引脚定义的单端信号的参考
电压或复位电平钳位电压。请参阅电气特性部分
对于范围。
CDS模式复位时序调整。
00 =提前1 MCLK周期
01 =正常
10 =减速1 MCLK周期
11 =减速2 MCLK周期
10 =蓝色通道选择
11 - 保留
5:4
CDSREF [1 :0]的
01
7:6
陈[1 :0]的
00
单色模式的信道选择。
00 =红色通道选择
01 =绿色通道选择
软件
RESET
自动循环
RESET
任何写软件复位使所有的细胞被重置。建议
后一开机之前,任何其他寄存器中的软件复位执行
写道。
任何写操作自动循环复位时,自动循环计数器复位
到RINP 。此功能仅在需要时LINEBYLINE = 1 。
w
PD版本3.2 2003年11月
25

深圳市碧威特网络技术有限公司