添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符W型号页 > 首字符W的型号第136页 > W986432DH-5 > W986432DH-5 PDF资料 > W986432DH-5 PDF资料1第5页
W986432DH
5.引脚说明
引脚数
引脚名称
功能
地址
描述
复用管脚的行和列地址。
行地址: A0 - A10 。列地址:
A0 -A7 。预充电时A10采样
命令以确定是否所有银行都必须
预充电或银行通过BS0 , BS1选择。
选择银行的行地址时激活
锁定时间,或银行读地址时/写
锁定时间。
复用引脚用于数据输出和输入。
24, 25, 26, 27, 60, 61, 62, 63, A0A10
64, 65, 66
22, 23
BS0 , BS1
BANK SELECT
2, 4, 5, 7, 8, 10, 11, 13, 31,
DQ0
33, 34, 36, 37, 39, 40, 42, 45,
DQ31
47, 48, 50, 51, 53, 54, 56, 74,
76, 77, 79, 80, 82, 83, 85
20
CS
数据输入/
产量
芯片选择
禁用或启用命令解码器。
当指令译码器被禁用,新的
命令被忽略,之前的操作
继续。
指令输入。当在上升采样
时钟RAS , CAS的优势,
定义该操作被执行。
RAS
RAS
WE
19
RAS
行地址
频闪
18
17
16, 28, 59, 71
CAS
WE
DQM0
DQM3
COLUMN
简称
地址选通
写使能
输入/输出
面膜
简称
输出缓冲器被置于高阻态(有延迟
2 )当DQM采样高的读周期。
在写周期,采样DQM高将阻止
写操作零延迟。
系统时钟用于采样的输入
在时钟脉冲上升沿。
CKE控制时钟激活和
失活。当CKE为低,省电
模式,挂起模式,或自刷新模式
输入。
电源输入缓冲器和逻辑电路内
DRAM 。
地进行输入缓冲器和逻辑电路内
DRAM 。
分离式的VCC ,提高DQ
抗干扰能力。
从VSS分开的地面,以提高DQ
抗干扰能力。
无连接
28
67
CLK
CKE
时钟输入
时钟使能
1, 15, 29, 43
44, 58, 72, 86
3, 9, 35, 41, 49, 55, 75, 81
6, 12, 32, 38, 46, 52, 78, 84
14, 21, 30, 57, 69, 70, 73
V
CC
V
SS
V
CCQ
V
SSQ
NC
电源( + 3.3V )
电源( + 3.3V )
对于I / O缓冲器
地面的I / O
卜FF器
无连接
-5-
出版日期: 2001年9月4日
修订A3

深圳市碧威特网络技术有限公司