
飞利浦半导体
初步数据
XA的16位微控制器系列
32K FLASH / 1K RAM ,看门狗, 2个UART
XA-G39
AC电气特性( 5 V )
V
DD
= 4.5 V至5.5 V ;牛逼
AMB
= 0至+70
°C
商业; V
DD
= 4.75 V至5.25 V , -40
°C
+85
°C
用于工业。
可变时钟
符号
科幻gure
参数
民
0
1/f
C
t
C
* 0.5
7
t
C
* 0.4
7
最大
30
单位
外部时钟
f
C
t
C
t
CHCX
t
CLCX
t
CLCH
t
CHCl 3
地址周期
t
CRAR
t
LHLL
t
AVLL
t
LLAX
t
PLPH
t
LLPL
t
AVIVA
t
AVIVB
t
PLIV
t
PXIX
t
PXIZ
t
IXUA
数据读取周期
t
RLRH
t
LLRL
t
AVDVA
t
AVDVB
t
RLDV
t
RHDX
t
RHDZ
t
DXUA
数据写周期
t
WLWH
t
LLWL
t
QVWX
t
WHQX
t
AVWL
t
UAWH
等待输入
t
WTH
t
WTL
25
25
等待总线选通( RD , WR ,或PSEN )断言后稳定
等待持有总线选通( RD , WR ,或PSEN )断言后
( V10 * T
C
) – 5
( V10 * T
C
) – 30
ns
ns
24
24
24
24
24
24
WR脉冲宽度
ALE下降沿到WR断言
数据WR有效之前,断言(数据建立时间)
数据保持时间后WR解除断言(注6 )
地址有效到WR断言(地址建立时间) (注5 )
持有WR后的地址虚掩的一部分时间撤除
( V8 * T
C
) – 10
( V12 * T
C
) – 10
( V13 * T
C
) – 22
( V11 * T
C
) – 7
( V9 * T
C
) – 22
( V11 * T
C
) – 7
ns
ns
ns
ns
ns
ns
22
22
22
23
22
22
22
22
RD脉冲宽度
ALE去断言RD断言
地址有效到数据输入有效, ALE周期(访问时间)
地址有效到数据输入有效的,非周期的ALE (访问时间)
RD低到有效数据中,启用时间
数据保持时间后RD解除断言
国家3后总线RD解除断言(禁用时间)
举办地址虚掩的部分时间数据锁存后
0
0
t
C
– 8
( V7 * T
C
) – 10
(t
C
/2) – 7
( V6 * T
C
) – 36
( V5 * T
C
) – 29
( V7 * T
C
) – 29
ns
ns
ns
ns
ns
ns
ns
ns
25
20
20
20
20
20
20
21
20
20
20
20
从时钟延迟上升沿到ALE上升沿
ALE脉冲宽度(可编程)
地址有效到ALE解除断言(设置)
地址保持ALE后解除断言
PSEN脉冲宽度
ALE去断言断言PSEN
地址有效到无效的指令, ALE周期(访问时间)
地址有效到无效的指令,非周期的ALE (访问时间)
PSEN断言指令有效(使能时)
后PSEN去断言的指令保持
国家3后总线PSEN解除断言(禁用时间)
举办地址虚掩的一部分时间锁存指令后,
0
0
t
C
– 8
5
( V1 * T
C
) – 6
( V1 * T
C
) – 14
(t
C
/2) – 10
( V2 * T
C
) – 10
(t
C
/2) – 7
( V3 * T
C
) – 36
( V4 * T
C
) – 29
( V2 * T
C
) – 29
46
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
26
26
26
26
26
振荡器频率
时钟周期和CPU时间周期
时钟高电平时间
时钟低电平时间
时钟上升时间
时钟下降时间
兆赫
ns
ns
ns
5
5
ns
ns
代码读周期
注意事项:
1.负载电容为所有输出= 80pF 。
2.变量V1至V13反映可编程总线时序,它是通过总线定时寄存器( BTRH和BTRL )编程。
参阅
XA用户指南
对于总线时序设置的详细信息。
V1 ),这个变量代表了ALE脉冲作为由BTRL寄存器中的ALEW位决定的编程宽度。
V 1 = 0.5 ,如果ALEW位= 0 ,和1.5如果ALEW位= 1 。
2002年03月13日
33