
产品speci fi cation
nAD1020-18 10位20 MSPS采样ADC IP
一般说明(续)
该nAD1020-18具有流水线结构 - 导致低输入电容。
的9最显著位数字纠错,确保良好的线性输入
频率接近奈奎斯特。该nAD1020-18紧凑。核心占用
不到0.9毫米
2
在一个标准的单聚0.18μmCMOS工艺的芯片面积。该
全差分架构使其不受衬底噪声。因此它是理想的,因为
的混合信号ASIC的宏小区。
框图
EXTREF
REFN
REFP
BIAS0
BIAS1
类似物
客栈
INP
VCM
CLOCKBUF
CK0
ANCLOCK
CKBUS<3 : 0>
CK0B
CK2
CK2B
时钟
IN_CORR<17 : 0>
CKCORR<1 : 0>
CORR_LOG
BIT<9 : 0>
图1.框图nAD1020-18
主办公室:北欧VLSI ASA - 的Vestre Rosten 81 ,N - 7075分蘖,挪威 - 电话4772898900 - 传真4772898989
修订: 3.0
第11 2
8月31日
st
2001