位置:首页 > IC型号导航 > 首字符M型号页 > 首字符M的型号第496页 > MH8S72BMG-10 > MH8S72BMG-10 PDF资料 > MH8S72BMG-10 PDF资料1第1页

初步规格。
有些内容如有变更,恕不另行通知。
三菱的LSI
MH8S72BMG -7,-8 ,-10
603979776 - BIT ( 8388608 - WORD 72位) SynchronousDRAM
描述
该MH8S72BMG是8388608 - 字由72位
同步DRAM模块。这包括十
行业标准4Mx16同步DRAM中
TSOP和在一个industory标准的EEPROM
TSSOP封装。
TSOP的上边缘卡双列直插式安装
软件包提供的任何应用程序,其中高
密度和大量内存的
所需。
这是一个套接字类型 - 内存模块,适用于
方便的交换或增加模块。
85pin
1pin
94pin
95pin
10pin
11pin
特点
频率
-7
-8
-10
100MHz
100MHz
100MHz
CLK访问时间
(组件SDRAM )
6.0ns(CL=3)
6.0ns(CL=3)
8.0ns(CL=3)
背面
正面
采用业界标准的4M ×16的同步DRAM
采用TSSOP TSOP和行业标准的EEPROM
168针( 84脚双列直插式封装)
124pin
125pin
40pin
41pin
单3.3V ± 0.3V电源
时钟频率为100MHz
充分参考时钟同步运行上升
EDGE
通过BA0,1控制的4个银行工作(银行地址)
/ CAS延时: 2/3 (可编程)
突发长度 - 1/2/ 4/8 /全页(可编程)
突发类型 - 顺序/交错(可编程)
列存取 - 随机
自动预充电/所有银行预充电用A10的控制
自动刷新和自刷新
4096刷新周期/ 64ms的
LVTTL接口
分立IC和模块的设计符合
PC100规格。
(模块规格, 1.0版和
SPD 1.2A ( -7 , -8 ) , SPD 1.0 ( -10 ) )
168pin
84pin
应用
PC主内存
MIT-DS-0222-0.5
三菱
电
( 1 / 55 )
29. 1998年10月