位置:首页 > IC型号导航 > 首字符C型号页 > 首字符C的型号第1521页 > CY74FCT540TCERDIP > CY74FCT540TCERDIP PDF资料 > CY74FCT540TCERDIP PDF资料1第1页

赛普拉斯半导体公司获得的数据表。
数据表莫迪网络版删除不提供设备。
CY54/74FCT540T
CY54/74FCT541T
SCCS029 - 1994年5月 - 修订2000年3月
8位缓冲器/线路驱动器
功能说明
该FCT540T反相缓冲器/线路驱动器和FCT541T
非反相缓冲器/线路驱动器被设计成用作
存储器地址驱动器,时钟驱动器和总线面向
发射器/接收器。该器件提供速度和驱动器
功能相当于其最快双极逻辑
同行的同时降低功耗。输入和
输出电平可以直接接口TTL , NMOS ,
和CMOS器件无需外部元件。
输出设计有断电禁用功能
允许电路板带电插入。
特点
功能,引脚排列和驱动器FCT兼容,
F逻辑
FCT -C速度4.1 ns(最大值) 。 ( Com'l )
FCT -A在4.8 ns的最大速度。 ( Com'l )
降低V
OH
(通常= 3.3V )版本的等效
FCT功能
边沿速率控制电路,用于显着改善
噪声特性
关闭电源关闭功能
ESD > 2000V
匹配的上升和下降时间
与TTL输入和输出逻辑电平完全兼容
灌电流
64毫安( Com'l ),48 MA( MIL)
源出电流
32毫安( Com'l ),12 MA( MIL)
扩展商业范围
40C
至+ 85°C
逻辑框图, FCT540T
OE
A
OE
B
销刀豆网络gurations
CERDIP / SOIC / QSOP
顶视图
OE
A
1
2
3
4
5
6
7
8
9
10
FCT540T
20
19
18
17
16
15
14
13
12
11
V
CC
OE
B
O
0
O
1
O
2
O
3
O
4
O
5
O
6
O
7
D
0
D
1
D
2
D
3
D
4
D
5
D
6
D
7
GND
D
0
D
1
D
2
D
3
D
4
D
5
D
6
D
7
O
0
O
1
O
2
O
3
O
4
O
5
O
6
O
7
逻辑框图, FCT541T
OE
A
OE
B
CERDIP / DIP / SOIC / QSOP
顶视图
OE
A
1
2
3
4
5
6
7
8
9
10
FCT541T
20
19
18
17
16
15
14
13
12
11
V
CC
OE
B
O
0
O
1
O
2
O
3
O
4
O
5
O
6
O
7
D
0
D
1
D
2
D
3
D
4
D
5
D
6
D
7
GND
D
0
D
1
D
2
D
3
D
4
D
5
D
6
D
7
O
0
O
1
O
2
O
3
O
4
O
5
O
6
O
7
版权
2000年,德州仪器