
82371AB ( PIIX4 )
3.2.
IDE配置
该PIIX4 PCI功能1包含了一个IDE控制器可进行标准的编程IO ( PIO )传输以及
作为总线主控传输能力。此功能还支持“的Ultra DMA / 33 ”同步DMA模式
数据传输。与IDE控制器相关的寄存器设置如下图所示的实际寄存器描述
在“ IDE控制器寄存器描述”部分中给出。
3.2.1.
PCI配置寄存器(功能1)
表6. PCI配置寄存器功能1 ( IDE接口)
地址偏移
00–01h
02–03h
04–05h
06–07h
08h
090Bh
0Ch
0Dh
0Eh
0F–1Fh
20–23h
24–3Fh
40–43h
44h
45–47h
48h
49h
4A–4Bh
4C–FFh
助记符
VID
DID
PCICMD
PCISTS
RID
CLASSC
—
MLT
HEDT
—
BMIBA
—
IDETIM
SIDETIM
—
UDMACTL
—
UDMATIM
—
厂商识别
设备Identi科幻阳离子
PCI命令
PCI设备状态
修订鉴定
类代码
版权所有
主延迟计时器
头型
版权所有
总线主控接口的基地址
版权所有
IDE时序
从IDE时序
版权所有
的Ultra DMA / 33控制
版权所有
的Ultra DMA / 33计时
版权所有
注册名称
ACCESS
RO
RO
读/写
读/写
RO
RO
—
读/写
RO
—
读/写
—
读/写
读/写
—
读/写
—
读/写
—
初步
47
97年4月9日下午2时23 PIIX4aDS
英特尔机密
(直到公布为准)