位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第446页 > AT89C51SND2C > AT89C51SND2C PDF资料 > AT89C51SND2C PDF资料1第48页

进入空闲模式
进入空闲模式时,用户必须将PCON寄存器中的IDL位(见表60 ) 。该
AT8xC51SND2C进入后执行,设置IDL位指令的空闲模式。
它设置IDL位的指令是最后执行的指令。
注意:
如果IDL位和PD位被同时设置,则AT8xC51SND2C进入掉电
模式。然后,它不会退出时掉电模式进入空闲模式。
退出空闲模式
有2种方式可以退出空闲模式:
1.生成一个使能的中断。
–
硬件将PCON寄存器中的IDL位,恢复时钟到
中央处理器。继续执行的中断服务程序。完成后
在中断服务程序中,程序的执行与恢复
指令是立即激活空闲模式的指令之后。
通用标志( GF1和GF0 PCON寄存器)可用于
指示是否正常工作,或在中断期间发生在空闲
模式。当空闲模式被中断,在中断服务程序退出
可以检查GF1和GF0 。
逻辑高电平上的RST引脚清除PCON寄存器中的IDL位和直接
异步。这个恢复CPU时钟。程序执行
随时与指令紧跟在恢复
指令激活的待机模式下,并且可以继续为一些
内部复位算法之前时钟周期获得控制权。重置
初始化AT8xC51SND2C和向量的CPU来处理C: 0000H 。
在此期间,重新开始执行时,内部RAM不能被访问;不过,
有可能被访问的端口引脚。为了避免在港口意想不到的输出
销,指令立即启动了空闲模式的指令之后应
不写一个端口引脚或外部RAM 。
2.生成一个复位。
–
注意:
掉电模式
掉电模式将AT8xC51SND2C在一个非常低的状态。电源 -
断模式振荡器停振,并冻结所有时钟在已知的状态(参见见第
化"Oscillator" ,第12页) 。在进入掉电模式下,CPU状态
保存,即程序计数器,程序状态字寄存器保留其数据
的掉电模式的持续时间。此外, SFR和RAM的内容是预
服。端口引脚在掉电模式下的状态详见表58 。
注意:
V
DD
可以减小到低至V
RET
掉电模式,以进一步降低功耗时
耗散。但是请注意,使V
DD
不减少,直到掉电模式被调用。
进入掉电模式
进入掉电模式,在PCON寄存器中设置PD位。该AT8xC51SND2C进入
在掉电模式下运行时,设置PD位的指令。该指令
那台PD位是最后执行的指令。
如果V
DD
在掉电模式减少了,不退出掉电模式,直到
V
DD
恢复到正常工作电平。
有2种方式可以退出掉电模式:
1.生成启用外部中断。
–
该AT8xC51SND2C能力提供从掉电使用退出
INT0 , INT1和KIN0投入。另外,使用健输入提供高或
低水平的出口能力(参见“键盘接口” , 198页) 。
硬件清零该启动振荡器PCON寄存器中的PD位和
恢复时钟的CPU和外设。使用的INTn输入,执行
退出掉电模式
48
AT8xC51SND2C
4341E–MP3–06/05