添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符S型号页 > 首字符S的型号第1395页 > SP9504KS > SP9504KS PDF资料 > SP9504KS PDF资料1第7页
在REF
D
+
V
DAC
图2.传输功能
V
OUT
=
V
OUT
D
(
2048 –1
)
X REF IN
深× REF IN
4,096
V
DAC
=
传输数据
为了转移在四四12位字
输入寄存器的四个DAC寄存器:
1)设置的CLR = 1, CS = 1, WR1 = 1 。
2 )循环通过“ 1 ” WR2和XFER
- “0” - “1”序列。
要设置的4个DAC的到0V输出,循环
WR2和CLR通过“ 1 ” - “ 0 ” - “ 1”
序,同时保持XFER = 1 。
一个锁存器,或没有锁存器
构成寄存器的锁存器可以用在
一个“半”透明模式和“ fully- ”
透明模式。为了使用该
SP9504
in
任一模式下,用户必须通过接口到
只有12位的总线(B1 = 1)。
半透明模式被设置成使得
第二组锁存器是透明的和
第一组是用于锁存输入数据。数据
被锁存到所述第一组,而不是所述第二
集,以便最小化干扰能量感应
从数据格式。在这种模式下, XFER ,
WR2和CS绑低, WR1用于
选通的数据到被寻址的DAC 。每
的DAC使用的是地址线A寻址
0
A
1
。经过适当的DAC已被选择
并且该数据被固定在所述数字输入,
把WR1低会传输数据到
寻址的DAC 。用户应确保
高又使下一个被选择带来WR1
DAC将不会被最后数字被覆盖
代码。这种操作模式可能是有用
应用预加载输入的
寄存器是没有必要
图3a。
完全透明的模式,通过捆绑实现
WR1 , CS , WR2和XFER都低。在这
模式,即是写在the12位数据的任何
总线将被直接传递到选定的DAC 。
因为这两个锁存器未被使用时, previ-
OU的数字字将被新的被覆盖
一旦地址变更的数据。这可能是
有用如果用户要校准的电路,
通过采取满量程或零电平读数为所有
4个DAC的,
图3b 。
零位调整DAC输出
同时保持XFER引脚为高电平时, DAC输出
可以设置为零伏两种不同的方式。该
首先涉及到CLR和WR2引脚。在正常
操作时, CLR引脚拉高,因此解散
abling的清除功能。通过循环和WR2
通过"1" -"0" -"1"序列, digi- CLR
1000 0000 0000 TAL代码写入到所有四个
DAC寄存器,从而产生一个半量程输出或
零伏。第二利用内置在加电
SP9504DS/03
SP9504四通道,12位电压输出D / A转换器
版权所有2000 Sipex的公司
7

深圳市碧威特网络技术有限公司