
T48C893
3
3.1
MARC4架构
概述
允许两个指令预取,并且同时
通信的片上外围电路。该
极其强大的集成的中断控制器
相关的8优先级中断优先级支持快速
硬件事件和有效的处理。该MARC4
被设计为在高级编程语言
qFORTH 。核心包括两个,一个表达式和一个
返回堆栈。这种架构可实现高层次的
无效率的任何损失语言编程或
代码密度。
该MARC4微控制器包括一个先进的
基于堆栈的, 4位CPU内核和片上外设。该
CPU是基于哈佛架构,
物理上分开的程序存储器(ROM)和数据
存储器(RAM) 。三个独立的总线上,
指令总线,存储器总线和I / O总线,用于
对于ROM , RAM和之间的并行通信
外设。这增强了程序的执行速度
RESET
RESET
时钟
系统
时钟
睡觉
牧师A4 , 22 -JAN- 02
MARC4核心
PC
X
Y
SP
RP
节目
内存
内存
256 ×4位
指令
公共汽车
指令
解码器
打断
调节器
内存总线
TOS
CCR
ALU
I / O总线
片上外设模块
图3. MARC4核心
94 8973
7 (82)