
ST7LITE0 , ST7SUPERLITE
13.10通信接口特性
13.10.1 SPI - 串行外设接口
除一般的工作条件V
DD
,
f
OSC
和叔
A
除非另有规定ED 。
符号
f
SCK
1/t
C( SCK )
t
R( SCK )
t
F( SCK )
t
SU( SS )
t
H( SS )
t
W( SCKH )
t
W( SCKL )
t
SU( MI )
t
SU( SI )
t
H( MI )
t
H( SI )
t
A( SO )
t
DIS ( SO )
t
V( SO )
t
H( SO )
t
V( MO )
t
H( MO )
参数
主
SPI时钟频率
f
中央处理器
=8MHz
SLAVE
f
中央处理器
=8MHz
SPI时钟的上升和下降时间
SS建立时间
SS保持时间
SCK高电平和低电平时间
数据输入建立时间
数据输入保持时间
输出数据访问时间
数据输出禁止时间
数据输出有效时间
数据输出保持时间
数据输出有效时间
数据输出保持时间
SLAVE
SLAVE
主
SLAVE
主
SLAVE
主
SLAVE
SLAVE
SLAVE
从站(后使边)
法师(前捕捉边)
0
0.25
0.25
t
中央处理器
有关详细信息,请参阅I / O端口特性
输入/输出复用功能特点
( SS , SCK , MOSI , MISO ) 。
条件
民
f
中央处理器
/128
0.0625
0
最大
f
中央处理器
/42
兆赫
单位
f
中央处理器
/24
看到I / O端口引脚说明
120
120
100
90
100
100
100
100
0
120
240
120
ns
图83. SPI从机时序图与CPHA = 0
3)
SS
输入
t
SU( SS )
SCK
输入
CPHA=0
CPOL=0
CPHA=0
CPOL=1
t
A( SO )
MISO
产量
t
W( SCKH )
t
W( SCKL )
t
V( SO )
t
H( SO )
t
R( SCK )
t
F( SCK )
LSB OUT
t
C( SCK )
t
H( SS )
t
DIS ( SO )
SEE
注2
见注2
MSB OUT
BIT6 OUT
t
SU( SI )
t
H( SI )
MOSI
输入
在MSB
在BIT1
在LSB
注意事项:
基于仿真的设计和/或表征结果1.数据,而不是在生产测试。
2.如果没有通信持续SPI的数据输出线( MOSI在主模式下, MISO在从属模式)有
它的复用功能的能力释放。在这种情况下,销的状态取决于I / O端口配置。
3.测量点做在CMOS电平: 0.3xV
DD
和0.7xV
DD
.
100/122
1