
TLK1201RCP , TLK1201IRCP
以太网收发器
SLLS506D - 2001年8月 - 修订2004年8月
终端功能(续)
终奌站
名字
试验(续)
JTRSTN
LOOPEN
56
19
I
P / U
I
P / D
复位信号。 IEEE1149.1 ( JTAG )
环能。当LOOPEN为高电平(有效)时,内部环回路径被激活。所发送的
串行数据被直接路由到接收器的输入端。这提供了结合的自测试能力
同协议的设备。该TXP和TXN输出过程中保持在高阻抗状态
环回测试。 LOOPEN是在与外部串行输出和标准运行状态保持为低电平
输入激活。
PRBS启用。当PRBSEN高, PRBS生成电路被使能。在PRBS验证
电路在接收侧也被使能。甲PRBS信号可以被供给到所述接收的输入和检查
错误报告由SYNC / PASS终端显示低一点。
测试时钟。 IEEE1149.1 ( JTAG )
制造测试终端
号
I / O
描述
PRBSEN
16
I
P / D
I
I
P / D
TCK
TESTEN
动力
VDD
49
17
5, 10, 20,
23, 29, 37,
42, 50, 63
53, 57, 59,
60
18
1, 14, 21,
25, 33, 46
51, 58
供应
数字逻辑电源。提供电源的所有数字电路和数字I / O缓冲器。
VDDA
VDDPLL
地
GND
GNDA
供应
供应
地
地
地
模拟电源。 VDDA提供电源的高速模拟电路,接收器和发射器
PLL电源。提供电源的PLL电路。此终端需要额外的滤波。
数字逻辑地。提供了一个接地的逻辑电路和数字I / O缓冲器。
模拟地。 GNDA提供了高速模拟电路RX和TX的一个理由。
PLL地面。提供的PLL电路的接地。
GNDPLL
64
P / D =内部下拉
P / U =内部上拉
详细说明
数据传输
这种设备既支持所定义的10位接口(TBI)和降低的5位接口采用DDR时钟。
当MODESEL低, TBI模式被选择。当MODESEL高时,在DDR模式被选择。
在TBI的模式下,发射器部分寄存器传入的10位宽的数据字(图8b / 10b的编码数据
TD0 - TD9 )上的REFCLK的上升沿。的REFCLK也使用串行器,它乘该时钟
通过一个因子10 ,提供了被馈送到移位寄存器的信号。在图8b / 10b的编码数据被传
连续的位0到9比差的高速I / O通道。
在DDR模式下,发送接收5位宽的8B / 10B编码引脚TD0 - TD4数据。在这种模式下,数据
对齐的REFCLK的上升沿和下降沿两者。然后,数据被形成为一个10位宽度的字和
发送到串行化。上升沿时钟REFCLK在0-4位,以及REFCLK钟表位下降沿
5-9 。 (位0是第一位发送) 。
邮政信箱655303
达拉斯,德克萨斯州75265
5