
TTSI1K16T
1024通道,16 -公路时,时隙交换器
初步数据表
1999年2月
微处理器接口
主机接口被设计成直接连接到一个典型的同步或异步主机总线。接口
到TTSI1K16T包括一个独立的时钟, PCLK ,它仅用于在同步接口模式。这
设备将在主机总线上的从与将提供主微处理器与能力读写
在时钟周期的最小数目的TTSI1K16T地址空间。没有张贴在主机写入的接口
面,所有的寄存器和数据,并连接存储直接访问。
异步模式( MM = 0)的
以下两个时序图展示读写异步模式。
读数据
TSI读地址
183 ns(最大值)
CS
AS
读/写
DS
高阻抗
DT
5-6954(F).r3
D[7—0]
A[14—0]
图5.异步读
D[7—0]
A[14—0]
CS
AS
读/写
TSI写数据
TSI写地址
183 ns(最大值)
DS
高阻抗
DT
5-6955(F)r.3
图6.异步写入
AS ,CS和DS的存在被断言将启动TTSI1K16T内部访问。一旦数据被
检索或写入, DT将被置位表示TTSI1K16T准备终止访问。 DT将继续
要有效,直到AS , CS , DS或者被否定。
的异步读或写周期的持续时间将是最大的183纳秒。这个时间是从测量
当AS ,CS和DS都拉低到DT被置为低电平的TTSI1K16T 。
16
朗讯科技公司