位置:首页 > IC型号导航 > 首字符H型号页 > 首字符H的型号第203页 > HYS72D64020GU-8-B > HYS72D64020GU-8-B PDF资料 > HYS72D64020GU-8-B PDF资料1第38页

HYS[64/72]D[16x01/32x00/64x20][G/E]U-[5/6/7/8]-B
无缓冲DDR SDRAM模块
SPD内容
表20
SPD代码为PC2700模块“ -6”
HYS64D16301GU–6–B
HYS64D32300GU–6–B
HYS72D32300GU–6–B
HYS64D64320GU–6–B
编号&组织
HYS72D64320GU–6–B
512MB
×
72
2点
(十六进制)
80
08
07
0D
0A
01
48
00
04
60
70
02
82
08
08
01
0E
04
V1.1, 2003-07
128MB
×
64
1级
(十六进制)
80
08
07
0D
09
01
40
00
04
60
70
256MB
×
64
1级
(十六进制)
80
08
07
0D
0A
01
40
00
04
60
70
256MB
×
72
1级
(十六进制)
80
08
07
0D
0A
01
48
00
04
60
70
512MB
×
64
2点
(十六进制)
80
08
07
0D
0A
02
40
00
04
60
70
字节
0
1
2
3
4
5
6
7
8
9
10
描述
SPD 128字节数
在串行总字节
PD
内存类型
行的数
地址
列数
地址
DIMM数
银行
模块数据宽度
模块数据宽度
(续)
模块接口
水平
256
DDR -SDRAM
13
9/10
1/2
×
64/× 72
0
SSTL_2.5
SDRAM的周期时间为6纳秒
CL = 2.5
访问时间从
在时钟
CL = 2.5
DIMM配置
刷新率/类型
SDRAM的宽度,
主
错误检查
SDRAM数据Witdh
0.75纳秒
11
12
13
14
15
非ECC / ECC
自刷新7.8
s
×
16/
×
8
NA /
×
8
00
82
10
00
01
00
82
08
00
01
02
82
08
08
01
00
82
08
00
01
最小时钟延迟
t
CCD
= 1 CLK
对于返回到回
随机列
地址
突发长度
支持
SDRAM数
银行
2,4 & 8
4
16
17
0E
04
0E
04
0E
04
0E
04
数据表
38