
ADC1175
引脚说明和等效电路
针
号
符号
等效电路
(续)
描述
22
V
苏格兰皇家银行
参考下偏差带内部上拉下来
电阻器。短到V
RB
自偏置参考
阶梯。
1
OE
CMOS / TTL兼容的数字输入,当低,
使ADC1175的数字输出。当
高时,输出处于高阻抗状态。
12
CLK
CMOS / TTL兼容的数字时钟输入。 V
IN
is
采样CLK输入的下降沿。
3通
10
D0-D7
转换数字数据输出引脚。 D0是最低位,
D7是MSB。有效数据是输出刚过
CLK输入的上升沿。这些引脚
通过将OE引脚为低电平使能。
11, 13
DV
DD
正数字电源引脚。连接到一个干净,安静
的+ 5V电压源。 AV
DD
和DV
DD
应该有
一个常见的来源和单独旁路
一个10μF的电容和一个0.1μF的陶瓷芯片
电容。请参见第3.0节以获取更多信息。
接地回路的数字电源。 AV
SS
和
DV
SS
应连接在一起靠近
ADC1175.
正模拟电源引脚。连接到一个干净的,
的+ 5V安静电压源。 AV
DD
和DV
DD
应
有一个共同的源和分别绕过
一个10μF的电容和一个0.1 μF陶瓷芯片
电容。请参见第3.0节以获取更多信息。
接地回路的模拟电源。 AV
SS
和
DV
SS
应连接在一起靠近
ADC1175包。
2, 24
DV
SS
14,
15, 18
AV
DD
20, 21
AV
SS
3
www.national.com