
初步的技术数据
ADuC834
PIN号
3-4, 9-12
助记符
P1.2-P1.7
类型*
I
描述
口1.2 1.7端口有没有数字输出驱动器;它们可以作为数字传播
输入这些'0'必须写入端口位。为数字输入,这些引脚
必须被驱动为高或低的外部。
这些引脚还具有以下模拟功能:
从DAC或一个或两个电流源的输出电压(200微安或2 x
200 μA ),可配置为出现在此引脚。
辅助ADC输入或一个或两个电流源可在此引脚可以配置。
主ADC ,正模拟输入
主ADC ,负模拟输入
辅助ADC输入或多路复用主ADC ,正模拟输入
辅助ADC输入或多路复用主ADC ,负模拟输入。电压
从DAC的输出也可以被配置成出现在这个引脚上。
模拟电源电压3 V或5 V
模拟地。接地参考引脚的模拟电路。
参考输入端,负端。
参考输入,正端。
奴隶的SPI接口选择输入。一个弱上拉出现该引脚上。
主机输入/从机输出的SPI接口。有此一弱上拉
输入引脚。
复位输入。高水平的该引脚上的16个内核时钟周期,而振荡器
运行重置设备。有一个内部弱上拉下来,施密特
触发该引脚上的输入级。
P3.0 - P3.7是双向端口引脚的内部上拉电阻。 P3口
已写信给他们1秒被拉高由内部上拉电阻和
在该状态下可以作为输入。作为输入使用时, P3口被外部拉
低时将输出由于内部上拉电阻的电流。当驾驶
0到1的输出转换,强大的上拉是活动的两大核心时钟周期
指令周期。
P3口还具备下述各种辅助功能。
接收数据的UART串行端口
发送数据的UART串行端口
外部中断0 ,该引脚也可以用作栅极的控制输入给Timer0。
外部中断1。此引脚也可以用来作为栅极控制输入到定时器。
定时器/计数器0外部输入
定时器/计数器1外部输入
外部数据存储器写选通。从锁存端口0的数据字节到
外部数据存储器。
外部数据存储器读选通。从外部数据使数据
存储器端口0 。
数字供电, 3 V或5 V.
数字地,对于数字电路接地参考点。
串行接口的时钟SPI接口。作为输入该引脚为施密特
触发输入,内部弱上拉由存在于该引脚,除非它是
输出逻辑低电平。
该引脚也可以直接在软件控制作为数字输出引脚。
串行主机输出/ SPI接口从机输入数据。弱内
拉起来是存在于该引脚,除非它输出逻辑低电平。
该引脚也可以直接在软件控制作为数字输出引脚。
P1.2/DAC/IEXC1
P1.3/AIN5/IEXC2
P1.4/AIN1
P1.5/AIN2
P1.6/AIN3
P1.7/AIN4/DAC
I / O
I / O
I
I
I
I / O
5
6
7
8
13
14
AV
DD
AGND
REFIN ( - )
REFIN ( + )
SS
MISO
S
S
I
I
I
I / O
15
RESET
I
16–19,
22-25
P3.0–P3.7
I / O
P3.0/RXD
P3.1/TXD
P3.2/INT0
P3.3/INT1
P3.4/T0
P3.5/T1
P3.6/WR
P3.7/RD
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
20, 34, 48
21, 35, 47
26
DV
DD
DGND
SCLOCK/D0
S
S
I / O
27
MOSI/D1
I / O
REV 。中华人民共和国( 2002年3月12日)
–19–