
三菱微型计算机
3885组
单片8位CMOS微机
LPC接口
LPC接口功能的基础上的低引脚数( LPC )接口
规范1.0修订版。在3885只支持I / O读周期
和
I / O写周期。有两个通道总线缓冲器到主机。
输入数据总线缓冲器,输出数据总线缓冲器的功能
和数据总线缓冲器状态寄存器是相同的
8042 , 3880组, 3881组和3886组。它可以写成
或通过LPC接口与主机控制器读出。 LPC IN-
terface功能框图如图43所示。
LPC接口的功能的输入或输出引脚与共享
端口8 ( P8
0
–P8
6
) 。设置LPC接口使能位(第3位
LPCCON )为“1”使LPC接口。使得信道i (ⅰ = 0,
数据总线缓冲器1)通过数据总线缓冲器,控制I(I =
0,1)的使能位(位4或位LPCCON 5 ) 。
数据总线缓冲器信道i (ⅰ = 0, 1)是从站的地址
可定义的设置LPCI (ⅰ = 0,1 )地址寄存器H / L的
( LPC0ADL , LPC0ADH , LPC1ADL , LPC1ADH ) 。的2位值
LPCI地址寄存器L没有被解码。该位将返回“ 0 ”时,
CPU内部读取。从机地址的第2位被锁存到
XA2i标志时,主控制器将数据写入。
输入缓冲区满( IBF )中断发生时,主机控制器
写入的数据。输出缓冲区为空( OBE )中断根儿
ated当主控制器读出的数据。在3885
合并两个输入缓冲器满( IBF)中断请求和两个输出
缓冲器空( OBE)的中断请求,如图44 。
在LPC接口控制引脚表16功能说明
引脚名称
输入/
产量
功能
P8
0
/ LAD
0
P8
1
/ LAD
1
P8
2
/ LAD
2
P8
3
/ LAD
3
P8
4
/ LFRAME
P8
5
/ LRESET
P8
6
/ LCLK
I / O
I / O
I / O
I / O
I
I
I
这些引脚通信地址,控制和数据
在主机和数据总线缓冲器之间的信息
在3885 。
输入端的信号,以指示新的周期的开始和
终止异常通信周期。
输入端的信号来复位LPC接口功能。
输入的LPC同步时钟信号。
46