
信号引脚
表2-2信号和包装信息的160引脚LQFP
信号名称
PIN号
TYPE
状态
中
RESET
信号说明
V
SSA_ADC
OCR_DIS
115
供应
ADC的模拟地
- 该引脚提供一个模拟地面到
ADC模块。
输入
片上稳压器禁用
—
此引脚与V
SS
使片上稳压器
此引脚与V
DD
禁用片上稳压器
该引脚旨在是静态的直流信号,从电到
关闭。不要试图触发该引脚为省电
在操作过程中。
91
输入
V
帽
1*
V
帽
2*
V
帽
3*
V
帽
4*
62
144
95
15
供应
供应
V
帽
1 - 4
- 当OCR_DIS被连接到V
SS
(稳压器使能) ,
为了连接每个引脚为2.2μF或更大的旁路电容
绕过核心逻辑电压调节器,需要进行适当的芯片
操作。当OCR_DIS被连接到V
DD
(禁止稳压器)
这些引脚成为V
DD_Core
与应连接到一个
稳压2.5V电源。
注意:即使芯片与供电要求该旁路
一个外部电源。
*当片上稳压器被禁用,这四个引脚成为2.5VV
DD_Core
.
V
PP
1
V
PP
2
CLKMODE
141
2
99
输入
输入
时钟输入模式选择
- 此输入确定的
功能的XTAL和EXTAL引脚。
在XTAL 1 =外部时钟输入用于直接驱动输入
芯片的时钟。该EXTAL引脚应接地。
0 =晶体或陶瓷谐振器之间应连接
XTAL和EXTAL 。
EXTAL
94
输入
输入
外部晶体振荡器输入
- 该输入可以连接
以8MHz的外部晶振。配合此引脚为低电平,如果XTAL由驱动
外部时钟源。
晶体振荡器的输出
- 此输出连接内部
晶体振荡器的输出到一个外部晶体。
如果一个外部时钟时, XTAL ,必须使用作为输入和
EXTAL连接到GND 。
输入时钟可以直接提供时钟到
核心内容。这个输入时钟也可以选择作为输入时钟
片上PLL 。
输入
输入
V
PP
1 - 2
- 这些引脚悬空作为一个开放的
电路,用于正常功能。
XTAL
93
输入/
产量
芯片驱动
56F8357技术数据,版本8.0
飞思卡尔半导体公司
初步
19