
飞思卡尔半导体公司
t
IRQ
IRQA
t
II
A0–A15
PS ,DS
RD , WR
首先IRQA中断
取指令
从停止状态图19.恢复使用IRQA中断服务
飞思卡尔半导体公司...
3.8串行外设接口( SPI)的时序
表30. SPI时序
1
工作条件:
V
SS
= V
SSA
= 0 V, V
DD
= V
DDA
= 3.0 3.6V ,T
A
= -40 °至+ 85°C ,C
L
≤
50pF的,女
OP
= 80MHz的
特征
周期
主
SLAVE
使交货时间
主
SLAVE
启用延迟时间
主
SLAVE
时钟(SCLK)高电平时间
主
SLAVE
时钟( SCLK )低电平时间
主
SLAVE
需要输入的数据建立时间
主
SLAVE
需要输入数据保持时间
主
SLAVE
访问时间(时间从高阻抗数据活跃
状态)
SLAVE
符号
t
C
50
25
t
高龄
—
25
t
ELG
—
100
t
CH
17.6
12.5
t
CL
24.1
25
t
DS
20
0
t
DH
0
2
t
A
4.8
15
ns
—
—
ns
ns
—
—
ns
ns
—
—
ns
ns
—
—
—
—
ns
ns
ns
ns
科幻居雷什
20,
21, 22, 23
—
—
ns
ns
科幻gure
23
—
—
ns
ns
民
最大
单位
看到网络连接gure
科幻居雷什
20,
21, 22, 23
科幻gure
23
科幻居雷什
20,
21, 22, 23
科幻居雷什
20,
21, 22, 23
科幻居雷什
20,
21, 22, 23
科幻gure
23
30
欲了解更多有关该产品,
转到: www.freescale.com
56F803技术数据