
1.8Msps ,单电源,低功耗,
真差分, 12位ADC
最高人民法院寄存器应写为:
TXM = 0,外部帧同步
MCM = 0, CLKX取自CLKX销
FSM = 1 ,突发模式
FO = 0,发送数据/接收为16位的字
这种设置允许连续转换,只要
减少灾害风险是下次转换前。
另外,自动缓冲时可以使用启用
缓冲串口读取,而无需CPU的数据
干预。连接V
L
销至TMS320C54_
供应
电压
当
该
MAX1274/
MAX1275与模拟电源电压下工作
比DSP的电源电压高。
在MAX1274 / MAX1275也可以连接到
TMS320C54_通过使用数据发送( DX)引脚
驱动CNVST和CLKX内部产生的
驱动SCLK 。一个上拉电阻需要在CNVST
当信号DX变为高阻态,以保持它的高
和0001hex应连续写入DXR
连续转换。掉电模式
可以通过写00FFhex的DXR输入(见
图17和图18 ) 。
MAX1274/MAX1275
V
L
DV
DD
CLKX
TMS320C54_
CLKR
FSX
FSR
DSP接口的ADSP21_ _
在MAX1274 / MAX1275可直接连接到
在ADSP21_ _家庭ADI公司的DSP ,
Inc.图19示出了直接连接
MAX1274 / MAX1275的ADSP21_ _ _ 。有两种
的操作模式,可以被编程到接口
与MAX1274 / MAX1275 。对于连续转换
sions , CNVST空闲为低电平,高电平一个时钟
期间的LSB的传输上次周期。
该ADSP21_ _ STCTL和SRCTL寄存器应
配置用于早期成帧( LAFR = 0)和一个
高有效帧( LTFS = 0, LRFS = 0)的信号。在这
模式下,与数据无关的帧同步位( DITFS = 1)
可以选择省去了写
发送数据寄存器不止一次。对于单转换
sions ,闲置CNVST高脉冲为低电平整个
转换。该ADSP21_ _ STCTL和SRCTL寄存器
TER值应为后期框架进行配置( LAFR = 1 )
和低电平有效帧( LTFS = 1 , LRFS = 1)的信号。
这也是进入掉电模式的最佳途径
由字长度设置为8位( SLEN = 1001) 。
连接V
L
引脚到ADSP21_ _电源电压
当MAX1274 / MAX1275与一个支持操作
层的电压高于DSP电源电压高(见
图17和图18 ) 。
MAX1274
SCLK
MAX1275
CNVST
DOUT
DR
图15.接口与TMS320C54_内部时钟
V
L
DV
DD
MAX1274
MAX1275
SCLK
CNVST
DOUT
TMS320C54_
CLKR
FSR
DR
时钟
兑换
图16.接口与TMS320C54_外部时钟
CNVST
SCLK
1
1
DOUT
D0
0
0
0
0
D11
D10
D9
D8
D7
D6
D5
D4
D3
D2
D1
D0
0
0
图17. DSP接口,连续转换
______________________________________________________________________________________
15