
CY7C1355B
CY7C1357B
开关特性
在整个工作范围
[16, 17]
133兆赫
参数
t
动力
时钟
t
CYC
t
CH
t
CL
输出时间
t
CDV
t
DOH
t
CLZ
t
CHZ
t
OEV
t
OELZ
t
OEHZ
建立时间
t
AS
t
ALS
t
WES
t
CENS
t
DS
t
CES
保持时间
t
AH
t
ALH
t
WEH
t
CENH
t
DH
t
CEH
地址保持CLK崛起后
CLK上升后ADV / LD保持
WE , BW
X
持有CLK崛起后
CEN保持CLK崛起后
数据输入保持CLK上升后
芯片使能保持CLK崛起后
0.5
0.5
0.5
0.5
0.5
0.5
0.5
0.5
0.5
0.5
0.5
0.5
0.5
0.5
0.5
0.5
0.5
0.5
ns
ns
ns
ns
ns
ns
地址建立CLK兴起之前
ADV / LD建立CLK兴起之前
WE , BW
X
建立CLK兴起之前
CEN建立CLK兴起之前
数据输入建立CLK兴起之前
芯片使能建立CLK兴起之前
1.5
1.5
1.5
1.5
1.5
1.5
1.5
1.5
1.5
1.5
1.5
1.5
1.5
1.5
1.5
1.5
1.5
1.5
ns
ns
ns
ns
ns
ns
数据输出有效CLK上升后
数据输出保持CLK上升后
时钟为低-Z
时钟
[19, 20, 21]
117兆赫
分钟。
1
8.5
3.2
3.2
马克斯。
100兆赫
分钟。
1
10
4.0
4.0
马克斯。
单位
ms
ns
ns
ns
7.5
2.0
0
ns
ns
ns
3.5
3.5
0
3.5
ns
ns
ns
ns
描述
V
DD
(典型值)的第一接入
时钟周期时间
时钟高
时钟低
[18]
分钟。
1
7.5
3.0
3.0
马克斯。
6.5
2.0
0
3.5
3.5
0
3.5
0
2.0
0
7.0
高-Z
[19, 20, 21]
3.5
3.5
3.5
OE低到输出有效
OE低到输出低-Z
[19, 20, 21]
[19, 20, 21]
OE高到输出高阻
注意事项:
16.时序参考电平为1.5V时, V
DDQ
= 3.3V和1.25V是当V
DDQ
= 2.5V.
在交流测试负载(一),除非另有说明,所示17.测试条件。
18.这部分有一个电压调节器内部;吨
动力
是电力需要高于V被提供的时间
DD
(最小),首先,一读或写操作之前
可以启动。
19. t
CHZ
, t
CLZ
,t
OELZ
和叔
OEHZ
指定用在交流测试负载(b)部分示出的AC测试条件。转变是从稳态电压测量± 200 mV的。
20.在任何给定的电压和温度,叔
OEHZ
小于吨
OELZ
和T
CHZ
小于吨
CLZ
共享相同的时,以消除静态存储器之间的总线争用
数据总线。这些规范并不意味着一个总线争用条件,但反映出保证在最坏的情况下,用户的条件参数。装置的设计
以实现高阻抗相同的系统条件下,前低 - Z
21.这个参数进行采样,而不是100 %测试。
文件编号: 38-05117牧师* B
分页: 33 25