添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符P型号页 > 首字符P的型号第696页 > PDI1394P23 > PDI1394P23 PDF资料 > PDI1394P23 PDF资料1第6页
飞利浦半导体
初步数据
2端口/ 1端口400 Mbps的物理层接口
PDI1394P23
名字
PIN TYPE
LQFP
号码
4
5
6, 7, 8,
9, 10,
11, 12,
13
17, 18,
63, 64
25, 26,
61, 62
LFBGA
号码
G3
G4
H3, H4,
E4 ,H5
F4 ,G5
F5 , H6
G7 , H8 ,
G8, G1,
G2
D8 ,E6
F1, F2
I / O
描述
CTL0,
CTL1
D0–D7
CMOS 5V TOL
I / O
控制I / O操作。这些双向信号控制通信
该PDI1394P23和LLC之间。公交持有者建成
这些终端。
数据I / O操作。这些之间的双向数据信号
PDI1394P23和LLC 。总线持有者内置到这些终端。
未使用的DN引脚应拉至地面,通过10 kΩ的电阻。
数字电路的接地端子。这些终端要绑在一起
到低阻抗的电路板的地平面。
数字电路电源端子。高频率的组合
去耦靠近所述IC封装的每一侧都建议电容器
如并联0.1
F
0.001
F.
这些电源端子
从PLLV分离
DD
和AV
DD
器件内部提供噪音
隔离。它们应当在电路上的低阻抗点被捆扎
板。
Link接口的隔离控制输入。该终端控制操作
对CTL和D端输出分化逻辑。如果可选
在IEEE标准1394-1995的附件J中所述类型的隔离层
该PDI1394P23和LLC时,ISO终端之间实现
应接低电平,使差异化的逻辑。如果没有隔离护栏
实现(直接连接) ,或者总线保持隔离
实现了ISO端应接高电平,禁止
差异化的逻辑。
链路功率状态输入。该端子用来监控
链路层控制器的主动/电源状态和控制的状态
该PHY - LLC接口。该终端应该要么连接到
LPS的输出在LLC的,或者如果没有LPS的终端上提供LLC。的
LPS的端子可连接至V
DD
通过供给有限责任公司
10kΩ的电阻。的脉冲信号时,应使用一个隔离屏障
的有限责任公司和PHY之间存在。 (参见图8)
脂多糖输入被认为是不活动的,如果它是低采样由PHY的
超过2.6
s
( 128系统时钟周期) ,并且被认为是活跃的
否则(即,断言稳定高或振荡信号具有低
时间小于2.6
s).
脂多糖输入要高,至少21 ns的
得到保证,以便可以观察到作为由PHY高。
当PDI1394P23检测LPS的是不活动的,将放置
PHY - LLC接口进入低功率复位状态。在复位状态下,
CTL和D的输出被保持在逻辑0状态和LREQ输入是
忽略;然而, SYSCLK的输出仍然有效。如果输入的LPS
保持低电平的时间超过26
s
( 1280 SYSCLK周期)时,PHY - LLC
接口被置于低功耗禁用状态,其中SYSCLK
输出也保持无效。所述PHY - LLC接口被放置到
在硬件复位禁用状态。
该有限责任公司被认为是积极的,如果只输入LPS同时处于活动状态,
LCtrl寄存器位被设置为1,并且被认为是不活动的,如果任一所述的LPS
输入无效或LCtrl寄存器位清0 。
CMOS 5V TOL
I / O
DGND
供应
DV
DD
供应
ISO
CMOS
23
E8
I
LPS
CMOS 5V TOL
15
H7
I
LREQ
NC
CMOS 5V TOL
无连接
1
16, 54,
55
20
21
22
14
H1
I
LLC请求输入。在LLC使用此输入以启动服务请求
到PDI1394P23 。总线保持器被内置于该端子。
这些引脚内部没有连接,因此是“不
关心“ 。
其他厂商的引脚兼容的芯片可能需要
连接和这些引脚上的外部电路。
电力类节目的投入。在硬件复位时,这些输入设置
在自ID功率等级的默认值来表示。
编程是通过把终端的高或低进行。请参阅
表21用于编码。
掉电输入。此终端上的逻辑高电平关断所有内部
除了电路电缆,有源监听电路中控制CNA
输出。欲了解更多信息,请参见第17.2
PC0
PC1
PC2
PD
CMOS 5V TOL
F7
E7
F8
G6
I
CMOS 5V TOL
I
2001年9月6日
6

深圳市碧威特网络技术有限公司