
SN65LVDT14 , SN65LVDT41
SLLS530 - 2002年4月
www.ti.com
应用信息
扩展记忆棒接口通过LVDS信令差
传输电缆
SN65LVDT41
1Y
1Z
2Y
BS
2Z
3Y
DIR
3Z
4Y
4Z
5A
CBT
5R
5B
SD2
SD1
1A
1B
2A
2B
3A
3B
4A
4B
5Y
5D
5Z
4R
CBT
2R
3R
SN65LVDT14
1D
内存
BS
STICK
SDIO主机
调节器
DIR
SCLK
2D
3D
4D
SCLK
1R
SCLK
内存
BS棒
SDIO
图14.系统级框图
记忆棒信令接口工作在
主从式架构,有三个有效信号线。
主机(主)提供时钟( SCLK )和总线状态
(BS)的信号来控制系统的操作。该
SCLK和基站信号是单向(单工)从
主机到记忆棒。该串行数据输入输出
( SDIO )信号是双向(半双工)信号
通信控制和数据信息
主机和记忆棒之间。的方向
数据控制是由主机通过一个组合管理
BS行状态和控制信息传送给
记忆棒。
基本的记忆棒接口能够操作的
仅在短距离内,由于单端性质
的数字I / O信号。这样的结构是完全
适合于紧凑和便携式设备,其中有
小,如果在主机和存储器之间的任何分离
棒。在应用中需要更大的距离
主控制器和记忆棒之间,它是
需要利用不同的信号传送方法,如
低电压差分信号或LVDS 。 LVDS ,如
由TIA / EIA- 644 - A标准所规定,提供了几种
相比于替代长距离的好处
信令技术:低电磁辐射,高噪声
免疫力,功耗低,价廉
互连电缆。
该设备对提供必要的LVDS驱动器和
接收器专门针对实施有针对性的记忆
坚持互连扩展。它采用单工链路的
SCLK和基站的信号,并且两个单工连接起SDIO
数据。半双工SDIO数据被分成两个单
在主处理器的控制借助于流
的方向( DIR)的信号。在DIR信号也进行
从主机到记忆棒上的一个单纯的LVDS链路。
在起SDIO信号流动方向的切换
单端接口是由电子开关管理
设备,如图14,确定由CBT符号
建议CBT的装置本申请是
SN74CBTLV1G125来自德州仪器。
这些器件在空间可节省SOT- 23或
SC-70封装。
12