
DAC5574
SLAS407 - 2003年12月
www.ti.com
工作原理
D / A部分
该DAC5574的体系结构包括一个串DAC和一个输出缓冲放大器。图27
为DAC架构的总体框图。
V
DD
50千瓦
70千瓦
_
DAC寄存器
REF +
电阻串
REF-
GND
+
V
OUT
50千瓦
图27. R- DAC结构
输入编码的DAC5574是无符号二进制,这给理想的输出电压为:
D
V
OUT
+
V
DD
256
其中D =的被加载到DAC的二进制码的十进制等效寄存器;它的范围可以从0到255 。
电阻串
电阻串截面示于图28中它基本上是一个除以2的电阻,接着一串
电阻器,每一个的值R载入DAC寄存器中的代码确定在哪一个节点上的字符串的
电压被分出到被送入输出放大器,通过关闭开关之一的字符串连接到
放大器。因为该架构由一串电阻的,它是在规定的单调。
V
DD
输出
扩音器
GND
R
R
R
R
图28.典型的电阻串
输出放大器器
输出缓冲器增益为2的同相放大器,能够产生轨到轨电压在其输出的,
这使为0V到V的输出范围
DD
。它能够驱动2 kΩ的负载并联1000 pF到GND的。
输出放大器的源和宿的功能可以看出,在典型的曲线。压摆率为1 V / μs的
同为6μs与卸载的输出的一个半量程建立时间。
I
2
C接口
I
2
C是由飞利浦半导体公司开发的2线串行接口(见我
2
C-总线规范2.1版,
2000年1月) 。该总线由数据线(SDA)和时钟线(SCL)与上拉结构。当总线
is
IDLE ,
SDA和SCL线被拉高。所有的我
2
IC兼容设备连接到I
2
C总线通过
漏极开路I / O引脚, SDA和SCL 。一
主
装置中,通常是一个微控制器或数字信号处理器,
控制总线。师傅是负责产生SCL信号和设备地址。主人还
生成指示数据传送的开始和停止的具体条件。一
SLAVE
装置接收和/或
在主设备控制总线上传输的数据。
10