位置:首页 > IC型号导航 > 首字符L型号页 > 首字符L的型号第584页 > LPC47M112-MC > LPC47M112-MC PDF资料 > LPC47M112-MC PDF资料1第18页

7
7.1
功能说明
超级I / O寄存器
地址映射,在下面的表1中所示,示出的超级I / O的不同的块紧接地址
上电后。在FDC ,串行和并行端口, PME寄存器模块,游戏端口的基地址和
配置寄存器模块可以通过配置寄存器进行移动。一些地址用来访问更多
多个寄存器。
7.2
主处理器接口( LPC )
通过经由LPC的一系列的读/写寄存器与LPC47M112 - MC上的主机处理器的通信
界面。对这些寄存器的端口地址被示于表1寄存器的访问是通过我完成输入/输出
周期或DMA传输。所有寄存器都是8位宽度。
表1 - 超级I / O块地址
地址
基地+ ( 0-5)和+ ( 7 )
Base+(0-7)
Base1+(0-7)
Base2+(0-7)
Base+(0-3)
Base+(0-7)
基地+ ( 0-3 ) + ( 400-402 )
基地+ ( 0-7 ) + ( 400-402 )
60, 64
基地+ 0
基地+ ( 0-5F )
基地+ ( 0-7 )
基地+ ( 0-1 )
注意:
块名
软盘
串行端口COM 1
串行端口COM 2
并口
SPP
EPP
ECP
ECP + EPP + SPP
KYBD
游戏端口
运行时寄存器
MPU-401
CON组fi guration
逻辑器件
0
4
5
3
7
9
A
B
请参阅配置寄存器的描述来设置的基址。
7.3
7.3.1
LPC接口
LPC接口信号定义
下面的小节指定LPC总线的实现。
所需的LPC总线接口的信号下表中描述。 LPC总线信号使用33MHz的PCI
电信号特性。
信号名称
LAD [ 3:0]
nLFRAME
nPCI_RESET
nLDRQ
nIO_PME
nLPCPD
SER_IRQ
PCI_CLK
TYPE
I / O
输入
输入
产量
OD
输入
I / O
输入
描述
LPC地址/数据总线。复用的命令,地址和数据总线。
帧信号。表示新周期的开始和终止的破碎
周期
PCI复位。作为LPC接口复位。相同的功能
RST_DRV但低电平3.3V 。
对于LPC接口编码DMA /总线主请求。
功率MGT事件信号。允许LPC47M112 -MC来的请求
唤醒。
断电信号。指示LPC47M112 -MC应该准备
电源被关闭的LPC接口上。
串行IRQ 。
PCI时钟。
SMSC DS - LPC47M112
第18页
牧师01/09/2001