
IA8044/IA8344
SDLC通信控制器
STS.6
RBE
数据表
STS.7
TBF
接收缓冲区为空。 RBE被CPU设置时它已准备好
收到一个帧或刚刚读到缓冲区。 RBE被清零
绍尔当帧被接收到。可以被看作是一个接收
启用。
发送缓冲区已满。 TBF是由CPU设置为指示该
发送缓冲区准备就绪, TBF由SIU清除。
发送/接收计数寄存器( NSNR ) :
该NSNR包含发送和接收的序列号除了帐簿错误
适应症。 CPU可以读取和写入的STS 。通过2个周期访问的STS由CPU
指令( JBC位,相对和MOV位的C) ,不应使用。萧可读写
NSNR 。在NS和NR专柜都没有非AUTO模式下使用。 NSNR是位寻址。
NSNR
位: 7
NS2
NSNR.0
NSNR.1
NSNR.2
NSNR.3
NSNR.4
NSNR.5
NSNR.6
NSNR.7
6
NS1
SER
NR0
NR1
NR2
SES
NS0
NS1
NS2
5
NS0
4
SES
3
NR2
2
NR1
1
NR0
0
SER
顺序错误接收。 NS ( P) ? NR (S ) 。
接收序列计数器,位0 。
接收序列计数器,第1位。
接收序列计数器,第2位。
顺序错误发送。 NR ( P) ? NS (S)和
NR ( P) ≠ NS ( S) + 1 。
发送序列计数器,位0 。
发送序列计数器,第1位。
发送序列计数器,第2位。
站地址寄存器( STAD ) :
的STAD包含芯片的站地址(节点地址)。该CPU可以读取或写入
STAD而是应该访问STAD只有当RTS = 0和RBE = 0。通常情况下STAD访问
仅在初始化。 STAD是字节寻址。
STAD
位: 7
STAD.7
6
STAD.6
5
STAD.5
4
STAD.4
3
STAD.3
2
STAD.2
1
STAD.1
0
STAD.0
版权
2003
ENG210010112-00
INNOVASIC
过时的终结
第29页49
www.innovasic.com
客户支持:
1-888-824-4184