位置:首页 > IC型号导航 > 首字符I型号页 > 首字符I的型号第588页 > IA8344-PLC44I-01 > IA8344-PLC44I-01 PDF资料 > IA8344-PLC44I-01 PDF资料1第21页

IA8044/IA8344
SDLC通信控制器
RESET
数据表
复位是通过保持RST引脚为高电平至少有两个机器周期完成( 24振荡器
周期振荡器运行时) 。 CPU响应通过产生一个内部复位,这是
在第二周期中, RST为高时执行的。
内部复位顺序会影响所有的特殊功能寄存器,如下图所示。内部复位序列不
影响的内部RAM的内容。
复位值
注册
PC
加
B
PSW
SP
DPTR
P0 – P3
IP
IE
TMOD
TCON
TH0
TL0
TH1
TL1
SMD
STS
NSNR
STAD
TBS
TBL
TCB
苏格兰皇家银行
RBL
RFL
RCB
DMA CNT
FIFO1
FIFO2
FIFO3
SIUST
复位值
0000H
00000000B
00000000B
00000000B
00000111B
0000H
11111111B
XXX00000B
0XX00000B
00000000B
00000000B
00000000B
00000000B
00000000B
00000000B
00000000B
00000000B
00000000B
xxxxxxxxB
xxxxxxxxB
xxxxxxxxB
xxxxxxxxB
xxxxxxxxB
xxxxxxxxB
xxxxxxxxB
xxxxxxxxB
00000000B
00000000B
00000000B
00000000B
00000001B
版权
2003
ENG210010112-00
INNOVASIC
过时的终结
第21页49
www.innovasic.com
客户支持:
1-888-824-4184