
W682510/W682310
7.2.2 。 PCMR1
在PCM信号输入信道1时,在并行模式。 D / A转换在执行
串行PCM信号输入到该引脚。 FSR的信号,同步与串行的PCM信号,并将该
BCLK信号,进行处理的代码。然后该模拟输出是从RO1引脚输出。的数据速率
在PCM信号等于BCLK信号的频率。
该PCM信号被移位在BCLK信号的下降沿。它被锁存到内部的8位
注册。 PCM数据的起始位置( MSB )与FSR的上升沿同步。在串行
模式下,该引脚不使用,应连接到GND ( 0V ) 。
7.2.3 。 PCMR2
PCM信号输入,用于当选择了并行模式信道2 。 D / A转换与执行
串行PCM信号输入到该引脚时, FSR信号,同步与串行PCM信号,并
BCLK信号,然后该模拟输出是从RO2引脚输出。 PCM的数据速率
信号等于BCLK信号的频率。该PCM信号被移位时的下降沿
BCLK信号并锁存到内部寄存器中时,由8位的移位。 PCM数据的起始
(MSB )被识别为FSR的上升沿。在串行模式下,该引脚用于双通道
复用的PCM信号输入。
7.3. P
OWER
S
IGNALS
7.3.1. V
DD
为W682510的模拟和数字部分的电源必须是5V ±10%,在2.7V至
3.8V的W682310 。该电源电压被连接至V
DD
引脚。在V
DD
针需要被
通过0.1去耦至地
F
陶瓷电容器。用于将模拟电路中的电源
系统到该设备所施加应该被使用。一个0.1μF的旁路电容为1 μF良好
高频特性(低ESR)和10 μF至20 μF的电容应连接
该引脚与V
SSA
如果需要的引脚。
7.3.2. V
SSA
地用于模拟信号的电路。这个地面是分开的数字信号地。在V
SSA
引脚必须连接至V
SSD
销上的印刷电路板上,以使一个共同点。
然而,它的建议连接这些引脚的PCB走线在PCB的主要供应联播
并运行在V
SSA
和V
SSD
分别跟踪到设备。
7.3.3. V
SSD
地面为数字信号的电路。这个地面是分开的模拟信号地。在V
SSD
引脚必须连接至V
SSA
销上的印刷电路板上,以使一个共同点。
然而,它的建议连接这些引脚的PCB走线在PCB的主要供应联播
并运行在V
SSA
和V
SSD
单独走线设备
- 11 -
出版日期: 2003年5月
修订版0.35