添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第1365页 > AD7943AN-B > AD7943AN-B PDF资料 > AD7943AN-B PDF资料1第15页
AD7943/AD7945/AD7948
微处理器接口
AD7943以ADSP- 2101接口
AD7945以MC68000接口
图17显示了AD7943于ADSP -2101接口示意图。
该DSP设置了备用倒取景与接口
应受产生SCLK 。 TFS从ADSP -2101驱动
在AD7943 STB1输入。串行字长度应
设定为12,这是通过使SLEN做= 11 ( 1011二进制) 。
该SLEN场中的运动控制寄存器位3-0
( 0x3FF6的SPORT0和0x3FF2的SPORT1 ) 。
与ADSP- 2101的16 MHz的版本中,最大
输出SCLK为8 MHz 。在AD7943建立时间和保持时间
10毫微秒和25毫微秒意味着它是与DSP兼容的时
在此速度下运行。
输出标志块驱动器
LD1
LD2
并且被带到
低更新DAC寄存器和改变模拟输出。
+5V
图19显示了MC68000接口AD7945 。该
适当的数据被写入到DAC中1 MOVE指令
化到适当的存储位置。
A1 – A23
MC68000
AS
DTACK
WR
读/写
地址
解码
CS
AD7945
D15 – D0
DB11 - DB0
ADSP-2101
CLR
TFS
SCLK
DT
输出标志
STB1
STB3
斯里兰卡
LD1
LD2
AD7943
图19. AD7945以MC68000接口
AD7948为Z80接口
图20是AD7948和8位之间的界面
公交车的Z80处理器。需要三个写操作
加载DAC 。第2负载在MS字节和LS字节
和所述第三带的
LDAC
低到更新输出。
STB4
STB2
A0 – A15
地址总线
图17. AD7943以ADSP- 2101接口
AD7943以DSP56001接口
Z80
MREQ
地址
解码
CSMSB
CSLSB
LDAC
图18示出了AD7943的接口图
DSP56001 。该DSP56001配置为正常模式
同步操作与门控时钟。串行时钟SCK ,
被设置为从DSP输出的串行字长度
被设置为12位( WL 0 = 1 , WL1 = 0 ,在控制寄存器A) 。
从DSP56001 SCK被施加到AD7943
STB3
IN-
放。从DSP56000数据在下降沿有效
SCK和这是钟表的数据到AD7943的边缘
移位寄存器。 STB1 , STB2和STB4绑低就
AD7943永久启用
STB3
输入。
当12位串行字已被写入到AD7943 ,
LD1 , LD2
输入被拉低更新DAC
注册。
+5V
AD7948
WR
WR
D7 – D0
DB7 - DB0
数据总线
图20. AD7948为Z80接口
DSP56001
CLR
AD7943
SCK
性病
输出标志
STB3
斯里兰卡
LD1
LD2
STB1
STB2
STB4
图18. AD7943以DSP56001接口
版本B
–15–

深圳市碧威特网络技术有限公司