
0
40
R
的Virtex -II FPGA平台:
详细说明
0
0
DS031-2 ( V3.0 ) 2003年8月1日
产品speci fi cation
详细说明
输入/输出模块(IOB )
的Virtex-II的I / O模块(IOB )的两种或组设置
4上的每个器件的周边。每个IOB可以使用
作为输入和/或输出单端I / O操作。两个IOB的能
被用作差分对。差分对的永远是
连接到相同的开关矩阵,如图
图1 。
IOB模块是专为高性能的I / O ,支持
移植19单端标准,以及差
与LVDS , LDT ,总线LVDS , LVPECL和信令。
表1:
支持单端I / O标准
I / O
标准
LVTTL
LVCMOS33
LVCMOS25
LVCMOS18
LVCMOS15
IOB
PAD4
差分对
IOB
PAD3
开关
矩阵
IOB
PAD2
差分对
IOB
PAD1
DS031_30_101600
产量
V
CCO
3.3
3.3
2.5
1.8
1.5
3.3
3.3
3.3
注(1)
注(1)
1.5
1.5
1.5
1.5
1.8
1.8
1.8
1.8
2.5
2.5
3.3
3.3
3.3
输入
V
CCO
3.3
3.3
2.5
1.8
1.5
3.3
3.3
3.3
注(1)
注(1)
不适用
不适用
不适用
不适用
不适用
不适用
不适用
不适用
不适用
不适用
不适用
不适用
不适用
输入
V
REF
不适用
不适用
不适用
不适用
不适用
不适用
不适用
不适用
0.8
1.0
0.75
0.75
0.9
0.9
0.9
0.9
1.1
1.1
1.25
1.25
1.5
1.5
1.32
板
终止
电压(V
TT
)
不适用
不适用
不适用
不适用
不适用
不适用
不适用
不适用
1.2
1.5
0.75
0.75
1.5
1.5
0.9
0.9
1.8
1.8
1.25
1.25
1.5
1.5
不适用
PCI33_3
PCI66_3
PCI -X
GTL
GTLP
HSTL_I
HSTL_II
HSTL_III
HSTL_IV
HSTL_I
HSTL_II
HSTL_III
HSTL_IV
SSTL2_I
SSTL2_II
SSTL3_I
SSTL3_II
AGP-2X/AGP
图1:
的Virtex-II输入/输出瓦
注意:差分I / O都必须使用相同的时钟。
支持的I / O标准
的Virtex -II IOB块配SelectI / O -ULTRA输入和输出
支持多种I / O信号标准看跌期权。
除了内部电源电压( VCCINT = 1.5V) ,
输出驱动器电源电压( VCCO )是依赖于
I / O标准(见
表1)。
辅助电源电压
( VCCAUX = 3.3 V )是必需的,不管我的/ O标
准使用。对于确切的电源电压绝对最大额定
英格斯,看
DC输入和输出电平
在模块3 。
注意事项:
1. V
CCO
的GTL或GTLP应不小于下
终止电压或看见在I / O焊盘上的电压。
2001-2002 Xilinx公司保留所有权利。所有Xilinx商标,注册商标,专利和网站上列出的
http://www.xilinx.com/legal.htm 。
所有其他商标和注册商标均为其各自所有者的财产。所有规格如有变更,恕不另行通知。
DS031-2 ( V3.0 ) 2003年8月1日
产品speci fi cation
www.xilinx.com
1-800-255-7778
4模块2
1