
飞利浦半导体
初步speci fi cation
XA的16位微控制器系列
32K / 1024 OTP可以传输层控制器
1个UART ,1个SPI端口, CAN 2.0B , 32的CAN ID过滤器,传输层协处理器
XA-C3
必须是由该处理器作为MMR的可读性。如果处理器
关于把部分进入掉电模式,它必须读取该位
首先,以确定它是否是安全的话。没有必要为
处理器读取该位在进入空闲模式。其核心是免费的
进入空闲模式时,它选择了。请问CAN / CTL模块
按照如果并且当它准备好。所有实现所需的逻辑
一切都在本节讨论将在建行。
D
对于可重定位内存映射寄存器( MMR )的访问
CAN / CTL的相关配置和数据。
存储器映射寄存器(MMR )
该XA -C3拥有的内存几百个字节映射
控制/状态寄存器(MMR ) 。这些寄存器被映射到
主数据存储空间。一个4K字节的空间从数据保留
对于存储器映射寄存器(MMR )的存储空间。
的MMR空间的基地址由软件编程。它
可以放在任何地方,整个16兆字节的数据存储器中
由对应XA体系结构所支持的空间,比在非常其他
内存(地址000000 )底部在那里,它将与冲突
片上数据RAM (便签) 。在4K MMR空间
总是开始于一个4K的边界。
的MMR空间的基地址是由内容决定
特殊功能寄存器MRBL和MRBH ,如表
6第11页的XA的12断言的任何地址上最
显著位匹配级联MRBH [7:0 ] MRBL [7:4 ]将
自动路由到芯片上的MMR总线。
对于MRBH和MRBL复位值的0Fh和单元F0h
分别。因此,在复位之后的MMR空间被映射到
最上面的4K字节的数据段的0Fh ,但获得孕产妇死亡率
is
禁用。
前512个字节(偏移000H - 1FFh的) MMR空间
有消息对象寄存器(8个每封邮件的对象)
对象n = 0时 - 31 ,如图
存储器接口单元
概述
该XA -C3存储器接口( MIF )单元提供接口
通用存储器设备,如SRAM,闪速和EPROM 。该
存储周期的时间,其中包括不同的选通脉冲宽度,是
通过软件编程。
MIF仲裁从XA核心之间的内存访问和
从与CAN / CTL的功能相关联的DMA单元。这也
可访问片上存储器映射寄存器(MMR )
和片上的消息缓冲器存储器(XRAM ) 。
性能概要
D
支持通用存储器,包括SRAM ,闪存和EPROM 。
D
可编程时序。
D
支持等待状态。
D
静态的16位总线宽度。
D
CPU和DMA之间的访问进行仲裁。
段
XY数据
XY )
存储空间( DS =
xyFFFFh
MMR
空间
a23
4K字节
MRBH [7 :0]的
a16
a15
MRBL [7:4 ] 0000
a8
a7
00h
a0
xy0000h
SU01340
图43.生成的MMR基址
2000年01月25
54