位置:首页 > IC型号导航 > 首字符S型号页 > 首字符S的型号第0页 > ST72F621J2T1 > ST72F621J2T1 PDF资料 > ST72F621J2T1 PDF资料2第120页

ST7262
12.12 10位ADC特性
除一般的工作条件V
DD,
f
中央处理器
和叔
A
除非另有说明
符号
f
ADC
V
艾因
R
艾因
C
艾因
f
艾因
C
ADC
t
CONV
参数
ADC时钟频率
转换电压范围
外部输入阻抗
模拟输入外部电容
模拟输入的变化频率
信号
内部采样和保持电容器
转换时间
f
ADC
=4MHz
6
28
112
2)
条件
民
0.4
V
SSA
典型值
1)
最大
4
V
DDA
SEE
图86
和
科幻gure
87
3)4)5)
单位
兆赫
V
k
pF
Hz
pF
s
1/f
ADC
图86.
艾因
最大。 VS F
ADC
用C
艾因
=0pF
4)
45
40
35
图87.推荐
艾因
/R
艾因
值
5)
1000
该隐10 nF的
4兆赫
马克斯。
艾因
(欧姆)
2兆赫
1兆赫
100
马克斯。
艾因
(欧姆)
该隐22 nF的
该隐47 nF的
30
25
20
15
10
5
0
0
10
30
10
1
0.1
70
0.01
0.1
1
10
C
寄生
(PF )
f
艾因
(千赫)
图88.典型应用与ADC
V
DD
V
T
0.6V
R
艾因
V
艾因
C
艾因
V
T
0.6V
I
L
±1A
AINx
ST72XXX
2k(max)
10位A / D
转变
C
ADC
6pF
注意事项:
1.除非另有规定,典型的数据是基于T
A
= 25° C和V
DD
-V
SS
= 5V 。它们被赋予仅作为设计指南 -
是线,而不是测试。
2.当V
DDA
和V
SSA
引脚不可用的引脚配置,ADC指的是V
DD
和V
SS
.
3.添加任何外部串行电阻将降低ADC的精度(尤其是比电阻为10kΩ以上) 。数据
根据表征结果,而不是在生产测试。
4. C
寄生
表示印刷电路板的电容(依赖于焊接和PCB布局质量)加衬垫钙
pacitance ( 3pF的) 。的高C
寄生
值将降低转换精度。为了解决这个问题,女
ADC
应减少。
5.该图显示,这取决于输入信号的变化(六
艾因
), C
艾因
可以增加用于稳定和允许
使用较大的串联电阻的(R
AIN )
。它适用于所有的F
ADC
频率
≤
4MHz.
120/132