
飞利浦半导体
初步speci fi cation
单芯片8位微控制器, CAN控制器
P8xC591
针
符号
QFP44
P2.0 / A08到
P2.7/A15
PLCC44
描述
18 25 24 31
端口2 ( P2.0到P2.7 ) :
8位可编程I / O口线;
A08到A15 :
高位地址字节的外部存储器。
复用功能:高位地址字节的外部存储器( A08 - A15 ) 。
口2的EPROM中也用来输入上顺序地址
编程和VERI网络阳离子。 A8是P2.0 , A9 P2.1上,通过对A12
P2.4.
在复位期间,端口2将被异步驱动为高电平。
端口2具有通过写在每个比特的基础上选择4种输出模式
P2M1和P2M2寄存器如下:
P2M1.x P2M2.x模式说明
0
0
1
1
PSEN
26
32
0
1
0
1
准双向口(标准C51 CON组fi guration默认)
推挽
高阻抗
漏极开路
程序存储启用
输出:读选通到外部程序存储器
通过端口0和2时,从取启动两次每个机器周期
外部程序存储器。当执行了外部程序存储器
PSEN两个激活过程中每次访问外部数据会被跳过
内存。 PSEN未激活过程中没有从取(保持高电平)
外部程序存储器。 PSEN可以吸入/源8 LSTTL输入。它可以
驱动CMOS输入,无需外部上拉电阻。
地址锁存使能
输出。锁存地址的过程中的低字节
的外部存储器存取在正常的操作。它被激活每六
振荡周期后,除了在外部数据存储器的访问。 ALE能
汇/源8 LSTTL输入。它可以驱动CMOS输入,无需外部
拉。禁止ALE引脚( RFI噪声抑制)的翻转位A0
( SFR : AUXR.0 )必须由软件设定;见表4 。
PROG :
编程脉冲输入;替代功能的P87C591 。
外部访问
输入。如果,在复位期间, EA保持在TTL电平高的
CPU执行了内部程序存储器。如果,在复位期间, EA举行
在TTL电平低的CPU通过执行从外部程序存储器
端口0和端口2 EA不允许FL燕麦。复位时EA被锁存,
复位后不关心。
V
PP
:编程电压;替代功能的P87C591 。
ALE / PROG
27
33
EA / V
PP
29
35
P0.0 / AD0至
P0.7/AD7
30 37 36 43
端口0 :
8位漏极开路双向I / O口。
在复位期间,端口0是高阻抗(三态) 。
AD7至AD0 :
复低位地址和数据总线外部
内存。在这些访问内部上拉电阻被激活。端口0可以
汇/源达8输入通道输入。
AV
REF +
AV
SS
38
39
44
1
模数转换参考电阻:
高端。
模拟地。
2000年07月26
10