
DS21Q55四路T1 / E1 / J1收发器
图31-22 。 IBO传输通道交错模式时序
FRAMER # 1 ,信道# 1
tssync
TSER
1
F2 C32
F2 C32
F3 32
F3 C32
F5
C32
F5
C32
F6
C32
F6
C32
F1 C1
F1 C1
F1 C1
F1 C1
F1
C1
F1
C1
F2
C1
F2
C1
F2 C1
F2 C1
F3 C1
F3 C1
F5
C1
F5
C1
F6
C1
F6
C1
F1 C2
F1 C2
F1 C2
F1 C2
F1
C2
F1
C2
F2
C2
F2
C2
F2 C2
F2 C2
F3 C2
F3 C2
F5
C2
F5
C2
F6
C2
F6
C2
TRSIG
1
TSER
2
TSIG
2
TSER
3
TSIG
3
F4 32
F4 C32
F7
C32
F7
C32
F8
C32
F8
C32
F2 C1
F2 C1
F3
C1
F3
C1
F4
C1
F4
C1
F4 C1
F4 C1
F7
C1
F7
C1
F8
C1
F8
C1
F2 C2
F2 C2
F3
C2
F3
C2
F4
C2
F4
C2
F4 C2
F4 C2
F7
C2
F7
C2
F8
C2
F8
C2
BIT级细节( 4.096MHz总线configurtation )
TSYSCLK
TSYNC
4
FRAMER2 ,信道32
FRAMER 1,通道1
LSB MSB
FRAMER2 , CHANNEL 1
最低位
TSER
TSIG
A
B
C
LSB MSB
FRAMER2 ,信道32
D
FRAMER 1,通道1
A
B
C
D
FRAMER2 , CHANNEL 1
A
B
C
D
注1 :
4.096MHZ总线配置。
注2 :
8.192MHz的总线配置。
注3 :
16.384MHz的总线配置。
注4 :
TSYNC在输入模式。
237 219