
DS21Q55四路T1 / E1 / J1收发器
1.1功能描述
该DS21Q55是一个软件可选的四MCM设备的T1 ,E1或J1短途和长途
应用程序。每个由一个刘,成帧器, HDLC控制器,和一个TDM背板接口,
并通过配置为Intel或Motorola总线操作的8位并行端口进行控制。该DS21Q55
是软件与DS2155单芯片收发器兼容。该DS21Q55与引脚兼容
DS21Qx5y系列产品。
刘是由发射和接收接口,以及一个抖动衰减器。发送
接口负责生成必要的波形,用于驱动该网络,并提供
正确的源阻抗取决于所使用的介质类型。 T1波形生成包括
DSX - 1行生成超时和CSU线路奏-7.5dB , -15dB和-22.5dB的。 E1波形
代包括G.703波形为75Ω同轴电缆或120Ω双绞线电缆。该接收接口
提供的网络终端和恢复时钟和数据从所述网络。的接收灵敏度
自动调整到输入信号,并且可以被编程为0至43分贝或0到12dB E1的
应用程序和0 30分贝或0至36分贝为T1的应用程序。抖动衰减器移除相位抖动
从发送或接收的信号。该晶体抖动衰减器只需要为2.048MHz
MCLK为E1和T1应用程序(在T1应用中使用1.544MHz MCLK的选项)
并且可以放置在发送或接收数据的路径。在LIU的一个附加特征是一个CMI
编码器/解码器,用于连接到光网络。
在发送端,时钟,数据和帧同步信号是由背板提供给成帧器
接口部分。成帧器插入适当的同步取景模式,报警信息,
计算并插入CRC码,并提供B8ZS / HDB3 (零码抑制)和AMI
线路编码。接收端解码成帧器AMI , B8ZS和HDB3线路编码,同步到
数据流,报告报警信息,帧计数/编码/ CRC错误,并提供时钟/数据
帧同步信号到背板接口部分。
每个收发器有两个HDLC控制器。在HDLC控制器传输,并通过接收数据
成帧器块。的HDLC控制器可以被分配到任意的时隙,时隙组或一个部分
时隙。的HDLC控制器也可以被分配到的FDL (T1),或萨位( E1) 。每个控制器都有
128字节的FIFO ,从而减少处理器开销来管理的数据流所需的时间量。在
需要在SS7应用另外,内置的降低处理器时支持。
背板接口提供发送和从主机系统接收数据的一种通用方法。
弹性存储器,用于连接到异步系统提供了一个方法,从一个T1 / E1转换
网络到2.048MHz的, 4.096MHz , 8.192MHz的,或N X路64kHz系统背板。弹性商店也
管理滑移条件(异步接口) 。交织总线选项(IBO )设置,以允许向上
八个收发器共享一个高速底板。
并行端口提供访问控制和的DS21Q55的所有功能配置。该
扩展的系统信息总线( ESIB )功能允许多达8个收发机(或2 DS21Q55s )是
由单个读中断状态或其他用户可选择的报警状态信息进行访问。诊断
功能包括环回, PRBS图形产生/检测,和16位循环式和环式
代码生成和检测。
12 237