位置:首页 > IC型号导航 > 首字符C型号页 > 首字符C的型号第1112页 > CY8C24223A-24SXI > CY8C24223A-24SXI PDF资料 > CY8C24223A-24SXI PDF资料2第30页

CY8C24x23A最终数据手册
3.电气规格
表3-21 。 2.7V AC芯片级规范
符号
F
IMO12
描述
内部主振荡器频率为12 MHz的
民
11.5
12
典型值
最大
12.7
A, B,C
单位
兆赫
笔记
修剪使用工厂2.7V操作
调整值。参见图3-1B上
第15页。
SLIMO模式= 1 。
修剪使用工厂2.7V操作
调整值。参见图3-1B上
第15页。
SLIMO模式= 1 。
请参考交流数字模块规范
TIONS下文。
F
IMO6
内部主振荡器频率为6MHz
5.75
6
6.35
A, B,C
兆赫
F
CPU1
F
BLK27
F
32K1
Jitter32k
T
XRST
DC12M
Jitter12M1P
Jitter12M1R
F
最大
T
坡道
CPU频率( 2.7V标称)
0
数字模块频率( 2.7V标称)
内部低速振荡器频率
32 kHz的周期抖动
外部复位脉冲宽度
12 MHz的占空比
12 MHz的周期抖动( IMO)峰 - 峰值
12 MHz的周期抖动( IMO)均方根
上排输入或行输出信号的最高频率。
供应减速时间
0.93
0
0
8
–
10
40
–
–
–
0
3
0
12
32
150
–
50
340
–
–
–
3.15
A,B
12.7
A, B,C
96
–
60
600
12.7
–
兆赫
0
兆赫
0
千赫
ns
s
%
ps
ps
兆赫
s
一。 2.4V <的Vdd < 3.0V 。
B 。精度源自内部主振荡器的适当修整为Vdd的范围。
。参见应用笔记AN2012 “调整PSoC微控制器修剪为双电压范围操作”的最高频率用户模块的信息。
PLL
启用
T
PLLSLEW
24兆赫
F
PLL
PLL
收益
0
图3-3 。 PLL锁定时序图
PLL
启用
T
PLLSLEWLOW
24兆赫
F
PLL
PLL
收益
1
图3-4 。 PLL锁定为低增益设置时序图
2004年9月8日
文件编号38-12028牧师* B
30