添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符M型号页 > 首字符M的型号第399页 > MAX6819UT-T > MAX6819UT-T PDF资料 > MAX6819UT-T PDF资料1第6页
SOT23封装,电源排序器
MAX6819/MAX6820
应用信息
调节吨
延迟
该MAX6820设有可调电容
序列延迟。可调延迟提供电源
测序为广泛而不同的设备
电源延迟要求。连接一个电容
(C
SET
) SETD和GND来调整延迟之间
时间(图2) 。计算出序列的延迟时间
如下所示:
t
延迟
(S ) = 2.484e6乘C
SET
栅极驱动特性
该MAX6819 / MAX6820内部电荷泵驱动器
的N沟道MOSFET的栅极 - 源极电压
(V
GS
) 5.5V ,保证的导通电阻低的MOSFET
R
DS ( ON)
。电荷泵驱动高阻抗
一个MOSFET的栅极输入的电容性负载。
加载GATE输出电阻增加负载电流
并降低栅极驱动能力。的内部充
泵不需要外部电容。
外部导通MOSFET被禁用,并且收费
泵电路被关闭时,既没有V
CC1
也不V
CC2
都高于1.875V UVLO或EN为低。
设置阈值电压V
TH
阈值电压是最小V
CC1
电压
其中V
CC2
开启是可以接受的。为了监测电压
小于阈值电压时,连接外部
电阻作为分压器来SETV ,并计算
V
TH
如下:
R 1 = R (Ⅴ
TH
/ V
- 1)
其中,V
TH
是所希望的阈值电压和V
=
0.618V (图
2).
由于SETV输入电流为10nA的(典型值) ,高值电阻
器都可以使用。
逻辑驱动电源排序
该MAX6819提供逻辑兼容使能输入
(EN ),其允许数字化的设备,以控制测序。
当TTL / CMOS兼容EN输入为逻辑低电平,
栅极输出是低的。当EN输入为逻辑高电平
(和SETV高于显示器的阈值)时,栅极
内部固定的200ms延迟后输出使能。
对于逻辑控制定序时电压监视器 -
ING是不是需要,连接SETV到V
CC1
或V
CC2
& GT ;
0.62V.
测序三个或三个以上供应
V
CC1
R1
MAX6820
SETV
SETD
C
SET
R2
级联多个MAX6819 / MAX6820为序
两个以上的供应。菊花链方式连接设备允许
一个顺控程序来监视的传递电压
通过SETV比较上游的音序器
输入。 EN允许任何音序器被关闭不知疲倦
下垂的SETV水平。图4示出了示例
三供给系统,其中所述第一供应必须
上来的第二电源和第三电源之前
必须产生于两个电源。
图2吨
延迟
(仅MAX6820 )和V
TH
调整
负向电压
瞬态抗扰度
在MAX6819 / MAX6820的电源电压sequen-
高级船员相对地不受短的持续时间(脉冲
宽度) ,负向电压瞬变(图4 )
然而,瞬态的幅度成反比
portional到其脉冲宽度。
选择导通MOSFET
外部导通MOSFET串联连接用
排序的电源来源。由于负载
电流和MOSFET的漏极 - 源阻抗
(R
DS
)确定的电压降,则对特征
MOSFET的影响负载电源的精度。该
MAX6819 / MAX6820全面提升外部MOSFET
出其线性范围,以确保最低漏 -
源的阻抗。为了实现最高电源精度/
最低的压降,选择一个MOSFET与拨款
吃了漏极 - 源极上的阻抗为栅极 - 源极
偏置4.5V至6.0V 。
芯片信息
晶体管数量: 638
PROCESS: BiCMOS工艺
6
_______________________________________________________________________________________

深圳市碧威特网络技术有限公司