添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符I型号页 > 首字符I的型号第505页 > ISPPAC-CLK5620V-01T48I > ISPPAC-CLK5620V-01T48I PDF资料 > ISPPAC-CLK5620V-01T48I PDF资料1第1页
的ispClock 5600系列
在系统可编程,零延迟时钟发生器
与通用扇出缓冲器
2004年11月
初步数据表
特点
10MHz至320MHz的输入/输出操作
低输出至输出偏斜( <50ps )
低抖动峰 - 峰值( <60ps )
多达20个可编程扇出缓冲器
可编程输出标准和个人
使能控制
- LVTTL , LVCMOS , HSTL , SSTL , LVDS ,
LVPECL
可编程输出阻抗
- 40 5Ω增量70Ω
可编程转换速率
多达10家银行与个别V
CCO
和GND
- 1.5V, 1.8V, 2.5V, 3.3V
可编程锁定检测
乘法和除法比率控制
- 输入分频器( 5位)
- 反馈分频器( 5位)
- 五个输出分频器( 5位)
可编程片上环路滤波器
高达+/-为12ns倾斜范围
粗和
科幻NE
调整模式
截至5个时钟频率范围
灵活的时钟参考和外部
反馈输入
可编程输入标准
- LVTTL , LVCMOS , SSTL , HSTL , LVDS ,
LVPECL
时钟A / B选择多路
反馈A / B选择多路
可编程终端
四个用户可编程的廓存储在
E
2
CMOS
内存
支持测试和多种经营
CON连接gurations
完全集成的高性能PLL
精密可编程相位调整
(斜)每路输出
16种设置;最小步长195ps
- 锁定于VCO频率
完整的JTAG边界扫描测试系统内
编程支持
特殊电源噪声抗扰度
商业级(0至70° C)和工业
( -40至85 ° C)温度范围
100引脚和48引脚TQFP封装
应用
电路板共同的时钟产生和
分配
基于PLL的频率产生
高扇出时钟缓冲器
零延迟时钟缓冲器
产品系列结构图
锁定检测
产量
分频器
绕行
MUX
*
V0
V1
V2
V3
V4
PLL内核
内部/外部
反馈
SELECT
*
产量
路由
矩阵
时钟输出
SKEW
控制
产量
DRIVERS
参考
输入
M
PHASE /
频率
探测器
滤波器
VCO
N
反馈
输入
JTAG
接口
&放大器;
E
2
CMOS
内存
多个配置文件
管理逻辑
0
1
2
3
内部反馈路径
*输入只适用于ispClock5620
2004莱迪思半导体公司莱迪思的所有商标,注册商标,专利和网站上列出的www.latticesemi.com/legal 。所有其他品牌
或产品名称均为其各自所有者的注册商标。本文中的说明和信息,如有变更,恕不另行通知。
www.latticesemi.com
1
clk5600_01
首页
上一页
1
共47页

深圳市碧威特网络技术有限公司