位置:首页 > IC型号导航 > 首字符C型号页 > 首字符C的型号第1224页 > CY3950Z484-125BGC > CY3950Z484-125BGC PDF资料 > CY3950Z484-125BGC PDF资料1第13页

Delta39K ISR
CPLD系列
CompactPCI热插拔
在CompactPCI热插拔规范允许拆除
和插入的卡入的CompactPCI插槽无
开关,下车。 Delta39K CPLD可以被用作
CompactPCI的主机或目标上的这些卡。
此功能在电信和网络很有用
应用程序,它允许实现高可用性
系统中,维修和升级可以在不进行
停机时间。
Delta39K CPLD是每CompactPCI热插拔就绪
CompactPCI热插拔规范R2.0 ,具有以下
例外:
在I / O单元不提供偏置电压支持。外
电阻器可以被用来达到这个目的,每节3.1.3.1
在CompactPCI热插拔规范R2.0 。一个简单的
板级解决方案中的应用笔记提供的标题为
“热插拔Delta39K和Quantum38K的CPLD。 ”
时序模型
该Delta39K家族中的一个重要特点是简单
它的时机。所有组合和注册/同步
延迟是最坏的情况和系统性能是静态的(如
在AC规格部分示出) ,只要数据被路由
通过相同的水平和垂直通道。
图10
示出了用于在200兆赫设备的真实定时模型。为
宏小区的同步时钟,延迟从发生
宏单元的时钟宏蜂窝独立逻辑块的时钟
相同的簇,以及单独的逻辑块内
在不同的集群。这是分别示出当t
SCS
和
t
SCS2
in
网络连接gure 10 。
对于组合通路,任何输入到任何
输出(从角落到角落的设备上) ,会带来一个最坏
在39K100情况下的延迟逻辑的量无关或
其水平和垂直信道被使用。这是T
PD
所示
网络连接gure 10 。
用于同步系统中,输入设定
时间到输出宏单元寄存器和时钟到输出
时间被表示为参数吨
MCS
和T
MCCO
所示
该
网络连接gure 10 。
这些测量对于任何输出和
同步时钟,而不管逻辑布局的。
该Delta39K特点:
- 没有专门的与I / O引脚延迟
没有惩罚使用0 - 16项产品
无添加延迟转向产品条款
无添加延迟共享产品条款
无旁路输出延迟。
在Delta39K家庭消除了单纯的计时模式
意想不到的性能损失。
家庭,封装和密度Delta39K迁移
CPLD器件
该Delta39K CPLD器件结合了高密度逻辑,嵌入式的MEM
储器和可配置的I / O标准。进一步的设计灵活性是
受可用differ-之间的轻松迁移选项添加
耳鼻喉科包和Delta39K CPLD产品的密度。
这种迁移的灵活性使更改或添加
设计即使在PCB布局简单。它也提供了
要在生产中使用的实验设计能力
多氯联苯。请参考应用笔记标题
“家庭,
包装和密度迁移Delta39K的CPLD。 “
文件编号: 38-03039牧师* H
第13页共86