
ADS5500
www.ti.com
SBAS303C - 2003年12月 - 修订2004年3月
引脚分配
终奌站
名字
AVDD
AGND
DRVDD
DRGND
INP
INM
REFP
REFM
IREF
CM
RESET
OE
DFS
CLKP
CLKM
SEN
SDATA
SCLK
D0 (LSB) -D13 (MSB)
OVR
CLKOUT
号
5, 7, 9, 15, 22, 24, 26,
28, 33, 34, 37, 39
6, 8, 12, 13, 14, 16, 18,
21, 23, 25, 27, 32, 36, 38
49, 58
1, 42, 48, 50, 57, 59
19
20
29
30
31
17
35
41
40
10
11
4
3
2
4447, 5156, 6063
64
43
号
针脚数
12
14
2
6
1
1
1
1
1
1
1
1
1
1
1
1
1
1
14
1
1
I / O
I
I
I
I
I
I
O
O
I
O
I
I
I
I
I
I
I
I
O
O
O
模拟电源
模拟地
输出驱动器电源
输出驱动器地
差分模拟输入(正)
差分模拟输入(负)
参考电压(正) ; 0.1μF电容串联一个1Ω
电阻到GND
参考电压(负) ; 0.1μF电容串联一个1Ω
电阻到GND
目前的设置; 56kΩ电阻到GND ;不连接电容
共模输出电压
复位(高电平有效) , 200kΩ的电阻为AVDD
输出使能(高电平有效)
数据格式和时钟输出极性选择( 1 )
数据转换器的差分输入时钟(正)
数据转换器的差分输入时钟(负)
串行接口芯片选择
串行接口数据
串行接口的时钟
并行数据输出
超量程指示位
CMOS时钟输出与数据同步
描述
注:将PowerPAD连接到模拟地。
(1)的DFS引脚被编程为四个离散的电压电平:0, 3/8 AVDD和5/8 AVDD ,和AVDD 。阈值被居中。更多详情
第8页上的表3中列出。
9