位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第248页 > ADSP-21366SBBCZENG > ADSP-21366SBBCZENG PDF资料 > ADSP-21366SBBCZENG PDF资料1第18页

ADSP-21365/6
加电排序
是的时序要求处理器的启动给出
表10 。
表10.上电时序时序要求(处理器启动)
参数
时序要求
t
RSTVDD
t
IVDDEVDD
t
CLKVDD
1
t
CLKRST
t
PLLRST
民
复位前低V
DDINT
/V
DDEXT
on
V
DDINT
之前V
DDEXT
CLKIN有效V后
DDINT
/V
DDEXT
有效
CLKIN有效复位之前拉高
PLL控制设置前重新拉高
0
–50
0
10
2
20
3
初步的技术数据
最大
单位
ns
ms
ms
s
s
200
200
开关特性
磁芯复位无效后复位拉高
t
CORERST
1
4096t
CK
+ 2 t
CCLK
4, 5
有效的V
DDINT
/V
DDEXT
假定该设备完全倾斜到其1.2和3.3伏的导轨。电压斜坡率可从微秒变化到几百毫秒
根据不同的电源子系统的设计。
2
假设一个稳定的CLKIN信号,满足晶体振荡器的最坏情况下的启动时间后。请参阅您的晶振制造商的数据表的启动时间。
如果使用的是XTAL引脚和内部振荡器电路结合外部晶振承担最大25毫秒振荡器的启动时间。
3
基于CLKIN周期
4
适用后的上电顺序完成。随后的复位需要至少4个CLKIN周期复位,以便正确初始化举行低,
传播默认状态,在所有的I / O引脚。
5
4096周期数取决于吨
SRST
在特定网络阳离子
表12 。
如果设置时间没有得到满足时,1个额外CLKIN的周期可被添加到芯复位时间,导致4097
最大周期。
RESET
t
RSTVDD
VDDINT
t
IVDDEVDD
VDDEXT
t
CLKVDD
CLKIN
t
CLKRST
CLK_CFG1-0
t
PLLRST
RSTOUT
t
CORERST
图6.上电顺序
牧师PRA |
第18页:54 |
2004年9月