位置:首页 > IC型号导航 > 首字符T型号页 > 首字符T的型号第491页 > TMS370CX36FZ > TMS370CX36FZ PDF资料 > TMS370CX36FZ PDF资料1第12页

TMS370Cx36
8位微控制器
SPNS039B - 1996年1月 - 修订1997年2月
中断
该TMS370系列软件可编程的中断结构允许灵活的片上和外部中断
配置,以满足实时中断驱动的应用需求。硬件中断结构
结合如图5中断级别1具有更高的优先级比中断两个优先级
2级的两个优先级可以通过独立的全局中断屏蔽位( IE1和IE2 )被屏蔽
在ST 。
PACT
组3
CMD / DEF 7项
CMD / DEF 6项
CMD / DEF 5项
CMD / DEF 4项
CMD / DEF 3项
CMD / DEF项2
CMD / DEF 1项
CMD / DEF输入0
SCI TXINT
SCI RXINT
2组
第1组
默认定时器
溢流
CP1边缘
CP2边缘
CP3边缘
CP4边缘
CP5边缘
CP6边缘
循环缓冲区
PACT 3 PRI
PACT 2 PRI
PACT 1 PRI
AD INT
ADC1
SPI
SPI INT
INT1
EXT INT1
中央处理器
NMI
AD PRI
SPI PRI
INT1 PRI
状态寄存器
IE1
IE2
启用
优先
逻辑
1级INT
2级INT
图5.中断控制
每一个系统中断是由应用程序独立地配置为任一高或低优先级链
在系统初始化期间程序。在每个中断链中,中断优先级是固定的位置
系统中断。然而,由于各系统中断在任一所述的高选择性地配置或
低优先级的中断链中,应用程序可提高任何系统中断的优先级最高。
在CPU中被执行的两个优先级之间的仲裁。在每个优先级的仲裁
12
邮政信箱1443
休斯敦,得克萨斯州77251-1443