
ADF4001
电路描述
参考输入部分
从
N计数器锁存
参考输入级示于图2。 SW1和SW2
是常闭开关。 SW3是常开的。当
省电模式后, SW3被闭合,SW1和SW2处于
开。这确保了没有装载在REF的
IN
针
在掉电。
掉电
控制
射频
输入级
13 - n位
计数器
TO PFD
图4. N计数器
v计数器
14位R计数器允许输入参考频率为
分压,以产生基准时钟的相位频率
检测器(PFD ) 。从1到16,383的分频比是允许的。
100k
SW2
TO
v计数器
NC
相位频率检测器( PFD)和充电
泵
卜FF器
REF
IN
NC
SW1
SW3
NO
图2.参考输入级
RF输入级
在PFD输入端需要从R计数器和N计数器
产生一个输出正比于相位和频率
它们之间的区别。图5是一个简化的示意图。该
PFD包括控制所述可编程延迟元件
宽度反冲脉冲的。这个脉冲可以确保有
在PFD的传递函数和无死区最小化相位
噪声和参考杂散。二位参考计数器
锁存器, ABP2和ABP1控制脉冲的宽度。看
表Ⅲ。
V
P
UP
收费
泵
RF输入级被显示在图3后面是一
双级限幅放大器,以产生时钟CML电平
需要N个计数缓存。
HI
BIAS
发电机
1.6V
D1
Q1
U1
R分频器
AV
DD
CLR1
2k
2k
延迟
U3
CP
RF
IN
A
RF
IN
B
CLR2
HI
N分频器
AGND
D2
Q2
U2
下
CPGND
图3. RF输入级
N计数器
N个CMOS计数器允许一个广泛的分频比
在锁相环反馈计数器。 1 8191分频比
是允许的。
N和R的关系
R分频器
N分频器
N个计数器,在使用R计数器相结合使之
能够生成仅由间隔开的输出频率
该参考频率由R的方程为分割
VCO频率如下:
f
VCO
=
N / R
×
f
REFIN
f
VCO
N
R
外部压控振荡的输出频率
荡器(VCO) 。
二进制13位计数器预置分频比( 1至8191 ) 。
二进制14位可编程为参考预设分频比
ENCE计数器( 1到16,383 ) 。
–6–
CP输出
图5. PFD的简化原理图和时序(锁)
MUXOUT和锁定检测
f
REFIN
外部参考频率振荡器。
在ADF4110系列的输出多路复用器允许
用户访问该芯片上的各种内部点。状态
MUXOUT由M3 ,M2和M1的功能控制
锁存器。表五显示了完整的真值表。图6示出了
以方框图形式MUXOUT部分。
第0版