
飞利浦半导体
产品speci fi cation
HD- CODEC
18.2.2.21子地址14H
表174
模拟/ ADC /兼容性控制; 14H [7 :0]的
位
7
描述
兼容性位
SAA7199
更新时间间隔
AGC值
符号
CM99
价值
0
1
UPTCV
AOSL [1 :0]的
0
1
00
01
10
11
3
2
XTOUTd输出使能
解码器状态字节
选择;请参阅表180
XTOUTE
OLDSB
APCK [1 :0]的
0
1
0
1
00
01
10
11
关闭(默认)
SAA7108AE ; SAA7109AE
功能
上(要设置
只
如果SAA7199用于再编码
in
与RTCO积极配合)
更新水平(每一次行)
垂直更新(每连接一次场)
AOUT连接到内部测试点1
AOUT连接到输入端AD1
AOUT连接到输入AD2
AOUT连接到内部测试点2
针P4( XTOUTd )三态
销P4 ( XTOUTd )启用
标准
后向兼容SAA7112
视应用而定
6
5和4个模拟测试选择
1和0的ADC采样时钟
相位延迟
2004年6月29日
159