
飞利浦半导体
产品speci fi cation
数字视频编码器
7.20
I
2
C总线格式
SAA7102 ; SAA7103
表32
I
2
C总线写访问控制寄存器;请参阅表37
的1 0 0 0 1 0 0 0子地址
A
数据0
A
--------
数据N
A
P
表33
I
2
C总线写访问光标位图(子地址FEH ) ;请参阅表37
的1 0 0 0 1 0 0 0 FEH
A
RAM地址
A
数据0
A
--------
数据N
A
P
表34
I
2
C总线写访问颜色查找表(子地址FFH ) ;请参阅表37
的1 0 0 0 1 0 0 0 FFH
A RAM地址
数据0R
A
数据0G
A
数据0B
A
--------
P
表35
I
2
C总线读取访问控制寄存器;请参阅表37
的1 0 0 0 1 0 0 0子地址
一张SR 1 0 0 0 1 0 0 1
数据0
Am
--------
数据N
Am
P
表36
I
2
C总线读取访问光标位图或彩色LUT ;请参阅表37
的1 0 0 0 1 0 0 0 FEH
or
FFH
一个内存地址的SR 1 0 0 0 1 0 0 1数据上午12点--------数据n上午P
表37
表32至36中的解释
CODE
S
Sr
1 0 0 0 1 0 0 X;注1
A
Am
SUBADDRESS ;注意2
数据
--------
P
RAM地址
笔记
1,X是该读/写控制位; X = 0的逻辑是为了写; X =逻辑1是为了阅读。
2.如果数据超过1个字节被发送时,执行然后自动递增的子地址。
启动条件
重复启动条件
从机地址
确认由从机产生
确认由主机产生
子地址字节
数据字节
持续数据字节,并承认
停止条件
起始地址的内存访问
描述
2001年9月25日
41