位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第1521页 > ADS4149IRGZR > ADS4149IRGZR PDF资料 > ADS4149IRGZR PDF资料7第67页

ADS4126 , ADS4129
ADS4146 , ADS4149
www.ti.com
SBAS483D - 2009年11月 - 修订2010年4月
使用外部时钟缓冲器
( > 200MSPS )
输入时钟
接收器( FPGA , ASIC等)
倒装FL OPS
CLKOUT
CLKIN
D0
D0_In
CMOS输出缓冲器
D1
D1_In
D2
D2_In
14位ADC数据
D12
D12_In
D13
ADS4149
使用的短的走线
ADC的输出和接收器引脚( 1到2英寸)。
D13_In
图129.使用CMOS数据输出
CMOS接口功耗
随着CMOS输出, DRVDD电流扩展的采样频率和每一个负载电容
输出引脚。当每个输出位之间“0”切换发生时的最大DRVDD电流和'1'的每个时钟
周期。在实际应用中,这种情况不大可能发生。实际DRVDD电流将被确定
通过输出的平均比特数的切换,它是采样频率的函数和的性质
模拟输入信号。
数字电流为C的CMOS输出切换=一个结果
L
× DRVDD × (N ×F
AVG
)
其中:
C
L
=负载电容,
= F
AVG
=输出位切换的平均次数。
图106
示出了在2 MHz模拟输入频率跨越的采样频率的电流。
输入过压指示( OVR引脚)
(1)
该器件具有一个OVR引脚提供有关模拟输入过载的信息。在任何一个时钟周期中,如果
采样的输入电压超过正或负的满量程范围,在OVR引脚变为高电平。在OVR
仍然很高,只要过载情况依然存在。在OVR引脚是CMOS输出缓冲器(流失
DRVDD电源) ,独立的输出数据接口类型( DDR LVDS或CMOS )的。
版权所有2009-2010,德州仪器
提交文档反馈
67
产品文件夹链接( S) :
ADS4126 ADS4129 ADS4146 ADS4149