添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第0页 > AS5134_04 > AS5134_04 PDF资料 > AS5134_04 PDF资料2第7页
AS5134
数据表 - ê lectrical极特
表3.电气特性(续)
符号
V
OH
V
OL
CL
IO
Z
参数
高电平输出电压
低电平输出电压
容性负载
CMOS三态输出: DIO
三态泄漏电流
CS =低
1
条件
CMOS输出: DIO , PWM , DX
源电流< 4毫安
灌电流< 4毫安
V
DD
-0.5
0
V
DD
V
SS
+0.4
35
V
V
pF
典型值
最大
单位
6.1时序特性
表4.时序特性
符号
参数
条件
3线接口
2- / 3-线数据传输
f
DCLK
时钟频率
正常工作
典型值
hn
一个IC
人米
共s
A
NT摹
en
ts
TIL
5
6
时钟频率
时钟频率
在OTP编程
正常工作
200
0.1
650
6
2线接口
5
时钟频率
在OTP编程
200
15
-
500
-
-
DCLK上升到CS
芯片选择DCLK的上升沿
芯片选择外部驱动总线
建立时间命令位,
数据有效到DCLK的上升沿
15
-
30
-
保持时间命令位,
数据后, DCLK的上升沿有效
30
30
浮动时间,
DCLK的最后一个命令正边沿
位总线浮
公交车行驶时间,
DCLK的最后一个命令正边沿
位总线驱动器
建立时间的数据位,
数据有效到DCLK的上升沿
DCLK/2
+0
DCLK/2
+0
DCLK/2
+0
30
0
17
200
30
27
保持时间的数据位,
数据后, DCLK的上升沿有效
保持时间片选,
正沿DCLK到下降沿
芯片选择
总线上浮时间,
芯片选择浮动总线下降沿
在2线模式的超时周期(从
DCLK的上升沿)
时钟时序
修订版2.3
f
DCLK ,P
f
DCLK
f
DCLK ,P
t0
t1
t2
t3
t4
t5
通用数据传输
t6
t7
t8
t9
Te
c
t10
t
TO
t
CLK
www.austriamicrosystems.com/AS5134
lv
最大
千赫
千赫
ns
ns
ns
ns
ns
ns
DCLK/2
DCLK/2
+30
DCLK/2
+30
DCLK/2
+30
ns
ns
ns
ns
ns
s
ns
al
单位
兆赫
兆赫
6 - 32
id
A

深圳市碧威特网络技术有限公司